找回密码
 注册
关于网站域名变更的通知
查看: 3223|回复: 17
打印 上一主题 下一主题

信号完整性问题最小化的通用设计原则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-20 10:51 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
看过的人可以再温习一次  没看过的新手一定会有帮助
: ?( x$ y1 ^9 o+ g0 @4 z3 r3 U1:保持信号在整个路径中感受到的瞬态阻抗不变  使用可控阻抗布线
9 {% |% U/ d* E+ I, [- [2:理想情况下,所有的信号应使用低低电压平面作为参考平面啊,地平面比电源平面的特性阻抗大.
0 S6 L1 J1 c- A3 P& K3:如果使用不同的电压平面作为信号的参考平面,则这些平面之间必须紧密耦合.
% N/ p: L3 F! K2 K  [4:每个信号都必须有返回路径,它位于信号路径的下方,其宽度至少是信号线宽的3倍
: D- x! j- [6 D6 X( R5 q5:即使信号路径布线绕道进行,也不能跨越返回路径上的突变处

评分

参与人数 1贡献 +2 收起 理由
kljy911 + 2 感谢分享

查看全部评分

该用户从未签到

18#
发表于 2008-10-7 21:17 | 只看该作者
原帖由 forevercgh 于 2008-10-7 09:49 发表
4 s4 R3 ?: i& S/ H
+ G- }" x% q. z1 i# |
3 V" ]* m/ ?7 `: w6 r% ^8 f过孔表现的主要是容性
% |% \  V6 N6 b: H
过孔应该主要成感性吧
! Y7 }( v3 ?, S6 A成容性给我的感觉根本就是寄生电荷,如果频率变化较快给我的感觉应该是成感性的

该用户从未签到

17#
 楼主| 发表于 2008-10-7 12:33 | 只看该作者
过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用

该用户从未签到

16#
发表于 2008-10-7 09:49 | 只看该作者
原帖由 weirong 于 2008-10-5 19:25 发表 " ~8 L% }- X6 C
如果你把过孔当做一段传输线,传输线当然是越远越好,减少串扰啊,而且过孔的寄生电感对信号的影响很大啊,和板厚有很大的关系,至于距离你可以满足3W,10W,只要你的板足够大,当然越远越好啊,不过你 说的数据线集中 ...

) u; X: w1 N5 i' m5 Y
8 b" u) O3 F+ `8 w过孔表现的主要是容性

该用户从未签到

15#
 楼主| 发表于 2008-10-5 19:25 | 只看该作者
如果你把过孔当做一段传输线,传输线当然是越远越好,减少串扰啊,而且过孔的寄生电感对信号的影响很大啊,和板厚有很大的关系,至于距离你可以满足3W,10W,只要你的板足够大,当然越远越好啊,不过你 说的数据线集中在一起,应该是数据线要严格等长把,不可能去绕很远打过孔把。拙见

该用户从未签到

14#
发表于 2008-10-4 20:19 | 只看该作者
18:如果有大量信号线切换参考平面,就要使这些信号线的过孔彼此之间尽量远离,而不是集中在同一个地方
# |1 ]; J2 j% A! Y/ W* \9 q问楼主一下,过孔放着尽量远离,这个距离是多少,4 E9 W# i, Y% P* q
我看很多朋友再走数据线换层的时候,好像都是集中在一起的,可能会造成层次普通不连续,但是我看别人layout朋友好像都是这么做的

该用户从未签到

13#
 楼主| 发表于 2008-9-28 15:59 | 只看该作者
关于5楼的提问 后来回去想了一下,因为高频阻抗和回路电感有关,所以我从电感下手,把电容当做一个局部电感,不考虑局部互感,而局部自感和长度导体截面积有关,长度越长,电感越大.导体截面积越大,电感将减少.不知道这样解释对不对

该用户从未签到

12#
发表于 2008-9-28 15:48 | 只看该作者
1使电源平面和地平面靠近电路板表面层以缩短过孔  }- u3 `: B* @! m+ I
2使用尺寸较少的电容器  h6 E- Q# [+ ?1 n/ s) B6 I9 y
从电容器焊盘到过孔间的连线要尽量短
4 g% n4 B6 R5 D; v6 O9 [:将多个电容器并联使用
8 s) H; ~7 ]8 o/ u这点我是深有体会的) z' m* X* S0 _- n
我们公司现在就是这么做设计的

该用户从未签到

11#
 楼主| 发表于 2008-9-26 18:40 | 只看该作者
看不懂没关系,可以提问啊,论坛这么多高手,斑竹,大家一起学习啊 ,我也有很多知道有这么回事,具体为什么也没怎么去深究啊  大家一起讨论,不然菜鸟怎么成高手啊

该用户从未签到

10#
发表于 2008-9-26 17:45 | 只看该作者
这个准则让没有SI基础的人看更迷糊

该用户从未签到

9#
发表于 2008-9-26 17:00 | 只看该作者
能再白话文一点就更好了~~~

该用户从未签到

8#
发表于 2008-9-24 15:12 | 只看该作者
有些看 不懂

该用户从未签到

7#
 楼主| 发表于 2008-9-22 16:56 | 只看该作者
减少去耦电容的回路电感的最好方法:
( Q( f, }5 m! ~! D1使电源平面和地平面靠近电路板表面层以缩短过孔$ u1 q) B" g8 b4 v0 B
2使用尺寸较少的电容器. m$ d9 i$ L0 V) c
3从电容器焊盘到过孔间的连线要尽量短
" N2 p' }) M# g. N  }) e4:将多个电容器并联使用

该用户从未签到

6#
 楼主| 发表于 2008-9-22 16:49 | 只看该作者
去耦电容的一个重要特性是:在频率较高时,阻抗仅和回路电感有关,此电感称为等效串联电感,所以在高频时,减小去耦电容的阻抗就是设法减少芯片焊盘和去耦电容之间这个完整路径的回路电感
5 ^2 S0 P4 w2 Q4 ?所以不同的电容量的电阻在高频时其阻抗也趋于一致
; z7 x2 E8 Q' K4 p1 j, f所以高频时减少去耦电容的唯一方法就是减少它的回路电感

该用户从未签到

5#
发表于 2008-9-21 13:52 | 只看该作者
17:如果信号改变参考平面,则参考平面应尽量靠近信号平面.如果使用去藕电容器来减少返回路径的阻抗,它的电容值并不重要,具有最低回路电感的电容才是关键.& o1 ~3 ?) {  u' ]! X/ H0 h$ f
( e) t, e( ?4 K8 y
楼主可否解释下为什么去耦电容的值不重要???
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 23:38 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表