|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
藕合电容如何布置?有什么原则?是不是每个电源引脚布置一片0.1uf?有时候看到0.1uf和10uf联合起来使用,为什么?3 Z% l, a. G; d" H7 T2 K
7 g% V% u/ ]7 h) _( H% A5 `; u1 L
答:电容靠近电源脚。1 r7 |; t8 }: Y
3 R1 v+ ?$ Z! c* G补充一点看法:
5 y, u( Q3 W. B6 \! `( M4 U5 p% d& b# B3 r
在两个芯片的引脚之间串连一个电阻,一般都是在高速数字电路中,为了避免信号产生振铃(即信号的上升或下降沿附近的跳动)。原理是该电阻消耗了振铃功率,也可以认为它降低了传输线路的Q值。" c& Z$ q& q7 F$ O& ? Y
& [3 w- f- R& d5 P
6 [% _) H& z% t/ C
: S1 B! G0 `) Y: H4 Y& ]通常在数字电路设计中要真正做到阻抗匹配是比较困难的,原因有二:1、实际的印制板上连线的阻抗受到面积等设计方面的限制;2、数字电路的输入阻抗和输出阻抗不象模拟电路那样基本固定,而是一个非线性的东西。8 e4 |4 S0 d7 H# t8 ]
/ v/ c5 t1 ^6 L7 O' H: ^* ` 4 K( b8 m6 E, e7 b% s
6 y' V! I f8 b2 [7 J, i& k实际设计时,我们常用22到33欧姆的电阻,实践证明,在此范围内的电阻能够较好地抑制振铃。但是事物总是两面的,该电阻在抑制振铃的同时,也使得信号延时增加,所以通常只用在频率几兆到几十兆赫兹的场合。频率过低无此必要,而频率过高则此法的延时会严重影响信号传输。另外,该电阻也往往只用在对信号完整性要求比较高的信号线上,例如读写线等,而对于一般的地址线和数据线,由于芯片设计总有一个稳定时间和保持时间,所以即使有点振铃,只要真正发生读写的时刻已经在振铃以后,就无甚大影响。 |
|