找回密码
 注册
关于网站域名变更的通知
查看: 1782|回复: 8
打印 上一主题 下一主题

一个关于串接电阻的作用问题,求大神指教

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-6-8 11:23 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我看到周立功的以太网接口电路的时候,由于FPGA的数据、地址线要和以太网芯片RTL8019AS相连,但是以太网芯片的供电电压为5V,而FPGA的IO口却只有3.3V,文献上就说因为这个原因,于是在数据、地址以及控制线都串接一个220ohm的电阻,这个电阻的作用是什么啊?望大神给个详细讲解!多谢

该用户从未签到

2#
发表于 2013-6-8 11:30 | 只看该作者
限流。这个说法我觉得比较靠谱的。有时候对于3.3V和5V电平信号连接的时候,有人就不用电平转换电流,直接串联一个电阻来限流!

该用户从未签到

3#
 楼主| 发表于 2013-6-8 11:35 | 只看该作者
bluskly 发表于 2013-6-8 11:30
% t5 m- U" W% X6 S限流。这个说法我觉得比较靠谱的。有时候对于3.3V和5V电平信号连接的时候,有人就不用电平转换电流,直接串 ...
. _: o9 M" T2 H/ _+ l; V: A7 t1 i' f- Q
恩,是的哦,懂啦,谢谢啊,应该就是对5v电压起一个降压的作用!

该用户从未签到

4#
发表于 2013-6-8 13:44 | 只看该作者
本帖最后由 zgq800712 于 2013-6-8 13:58 编辑 2 J- j  X! Q' L# Y, J

3 L! B/ E# w, @+ x# c6 y' r不想用芯片,又不想换3.3V的芯片,串联电阻就是这个办法。1 ?% l* z7 O9 I6 x9 G: Y

8 L+ i! e5 `' M: T" ^( f严格说这种接不好,哈。
. _0 J6 ^" t8 h" _6 u8 x. ?+ b6 V$ J+ c8 Y5 H
1 W5 m. i5 X" {0 Y& T8 j- j
有些FPGA他有个内部二极管钳位的,PCI钳位  可以把它开起来,在接下限流电阻,5V输入,到FPGA就4.3V了。1 q5 b/ {# \% _/ K
+ M  g& q1 [! g8 X( K

该用户从未签到

5#
 楼主| 发表于 2013-6-8 14:06 | 只看该作者
zgq800712 发表于 2013-6-8 13:44 . h5 G6 f" G# F- E
不想用芯片,又不想换3.3V的芯片,串联电阻就是这个办法。
5 M  e+ i6 @2 q& h6 c  |5 d  F" H6 x9 U% x" N! E% f) ~6 e6 N; F3 a
严格说这种接不好,哈。
. G  O2 c2 S1 l, J' d
这个对于我有点高深,谢谢你的指教,我再去研究研究,我还不知道有个二极管钳位

该用户从未签到

6#
发表于 2013-6-8 14:18 | 只看该作者
本帖最后由 zgq800712 于 2013-6-8 14:22 编辑 ! `) C4 K, E: H# V* j
pipiliang 发表于 2013-6-8 14:06 # [6 m, j: u( g  q
这个对于我有点高深,谢谢你的指教,我再去研究研究,我还不知道有个二极管钳位

6 v# {  @2 A. A8 X* z
* R' p9 S9 ]$ e$ h' L9 [$ B
; o! G/ j( T4 y0 _2 ?* b* D% B" f1 X- O/ ?7 ?
  c3 N. B; v, `
3 [2 }& E" n+ |- e
4 k8 C0 D& U! Q$ q3 N- f
/ W8 Y+ P- Y! F1 W1 v5 z
% s% q5 M) m( W

; e" c$ ~* U. N, ]$ l% \1 H看上面这个题你就知道,输入电压高了对器件寿命是有影响的。
9 A5 v3 }9 \+ z# `1 ^
9 K& I2 n( h* f
+ s6 P, A$ A' Y3 W3 s' eThis 10-year period
0 f: J6 M7 v8 E" y4 y0 C* I( q2 Sassumes that the device is always turned on with 100% I/O toggle rate and 50% duty% H/ h1 Y( R% `3 f2 h: e
cycle signal. For lower I/O toggle rates and situations in which the device is in an idle
5 G! m& V' [( s) @1 ]state, lifetimes are increased.

评分

参与人数 1贡献 +2 收起 理由
pipiliang + 2 很给力!

查看全部评分

该用户从未签到

7#
 楼主| 发表于 2013-6-8 14:32 | 只看该作者
zgq800712 发表于 2013-6-8 14:18 ( p3 H% h, X1 H4 [
看上面这个题你就知道,输入电压高了对器件寿命是有影响的。

0 s* G6 r9 T/ q) ^* f搜噶,懂啦,谢谢啦!学习了

该用户从未签到

8#
发表于 2013-6-8 14:39 | 只看该作者
本帖最后由 zgq800712 于 2013-6-12 10:12 编辑 ' I; S6 q. @3 p% w6 X8 k* T% |

7 W. {* N+ s: N, O* O: A
; [+ }$ G4 w( b8 z* X
; T  w$ G6 y+ o  \2 D7 K再来看看上面这个图 FPGA 开启内部弱上拉电阻的阻值。
/ p: D8 |  q9 D6 }4 a# k% [可以看到3.3V下, 最小7K 典型25K 最大41K ,/ f5 `) c/ b$ A

3 j. s* N  S2 i9 h2 C  v$ H% B5 \
如果和FPGA连的那个芯片可以设置为开漏输出,或内部弱上拉或外接上拉电阻10K,47K,, F# r& y  t+ a0 U( y$ q
FPGA和芯片之间串联一个数百-数K的电阻) [3 E* O1 V5 t

7 X1 R; q9 E: z1 W按这个算到FPGA PIN上的电压按分压算,算出来看看是多少? 在PIN 定位到有PCI钳位二极管的bank中,这样就万无一失了。
  • TA的每日心情
    开心
    2020-9-15 15:27
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
    发表于 2013-6-11 00:23 | 只看该作者
    不知道,这么理解可以?PCB设计中的阻抗匹配问题。+ n) b2 |+ {' i1 {, N
    CPU和FPGA链接时,比喻地址线,数据线,控制线,信号在传输过程中,都会有干扰。" |# U" {/ \/ F3 x  ]+ I& Z+ u
    如果一个信号的边沿非常陡峭,容易产生过冲。串联电阻与信号线的分布电容以及负载输入电容等形成一个RC电路,这样就会降低信号边沿的陡峭程度。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-18 22:51 , Processed in 0.109375 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表