找回密码
 注册
关于网站域名变更的通知
查看: 3993|回复: 15
打印 上一主题 下一主题

老外的产品,散热焊盘后面放那么大的过孔,就是不会漏锡进去

[复制链接]
  • TA的每日心情
    慵懒
    2022-2-12 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2021-5-29 14:16 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我做的板,散热焊盘后面放0.3mm的过孔都会有锡从后面漏过来,老外的开那么大的过孔,就是不会漏锡呢?+ {3 U+ P1 G: z% u1 p5 ?3 R2 [

    9 d6 x8 |/ N" p6 \9 P; Y4 F; a+ {2 S0 v; P  M

    36594320210529141826IMG_20210529_141554.jpg (922.9 KB, 下载次数: 11)

    36594320210529141826IMG_20210529_141554.jpg

    36594320210529141932IMG_20210529_141554_edit_334417460996366.jpg (1.25 MB, 下载次数: 8)

    36594320210529141932IMG_20210529_141554_edit_334417460996366.jpg

    36594320210529141939IMG_20210529_141606_edit_334433499040635.jpg (1.59 MB, 下载次数: 3)

    36594320210529141939IMG_20210529_141606_edit_334433499040635.jpg

    “来自电巢APP”

    该用户从未签到

    推荐
    发表于 2021-6-9 11:17 | 只看该作者
    网格型开窗,孔打在缝隙上
    3 G  D/ u- O3 u6 d9 E

    开窗.JPG (43.33 KB, 下载次数: 6)

    开窗.JPG
  • TA的每日心情
    慵懒
    2021-4-29 15:05
  • 签到天数: 1 天

    [LV.1]初来乍到

    推荐
    发表于 2021-6-11 08:43 | 只看该作者
    这种芯片底下可能没有接地散热焊盘,所以开孔也没关系,仅仅是散热,另外这个板感觉是工艺比较早的产品了。8 q; [6 ]) c  w% C) N. B  M9 r6 U4 s* [
    看到现在很多人做的是接地焊盘那里开一个大孔接地的,焊接的时候也都是焊上了,我一般都是放0.3左右的过孔,做的时候半塞孔,也不会漏锡
  • TA的每日心情
    慵懒
    2022-2-12 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2021-5-29 14:25 | 只看该作者
    晕了,怎么那多张图片

    该用户从未签到

    3#
    发表于 2021-5-29 14:45 | 只看该作者
    本帖最后由 asdf193 于 2021-5-29 14:51 编辑
    ' A& T* J% w7 o) h" b; B5 i, U- u1 ?6 Q- t- y$ D9 b9 ~* G* l
    真是的,电路板上有两层,一层是阻焊层,一个是助焊层,他们做封装的时候错开了那几个孔,也就是说焊接刷锡的时候那几个孔上根本没有锡,焊的时候怎么漏!!!你做封装肯定是偷懒了,没有做这么细。阻焊层是负片,露出来能看的见的肯定到时候是堵住的,不然后里面的铜露不出来,助焊层肯定是看见啥啥露出来,就是开钢网的那层,刷锡的时候露出来的就刷上了呀,像这样芯片底下有个大焊盘的,一盘助焊开成网状的,你要是做成一片,锡上的也多,孔开窗也加里面,一加热不就漏出来了吗?

    点评

    我的看法:这种封装的芯片一般底部没有热焊盘吧,所以元件面在芯片下方估计也不需要刷锡膏,也就不存在从元件面经过大过孔漏到底面的问题。 如果题主的疑问是如何防止过波峰焊时,锡珠从底面通过大过孔进入元件面的  详情 回复 发表于 2021-5-31 10:41
    那是,散热焊盘做成几个区域,PCB设计时在区域缝隙添加过孔来散热,就不会漏锡  详情 回复 发表于 2021-5-29 15:55
  • TA的每日心情
    开心
    2021-6-4 15:11
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    4#
    发表于 2021-5-29 15:18 | 只看该作者
    是的 是这样的/ ?% I9 y, G# e6 [7 Z- @
  • TA的每日心情
    慵懒
    2022-2-12 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    5#
     楼主| 发表于 2021-5-29 15:55 | 只看该作者
    asdf193 发表于 2021-5-29 14:45% V  @6 n. ~% a" j* o
    真是的,电路板上有两层,一层是阻焊层,一个是助焊层,他们做封装的时候错开了那几个孔,也就是说焊接刷锡 ...
    1 o/ ~( p) e0 _
    那是,散热焊盘做成几个区域,PCB设计时在区域缝隙添加过孔来散热,就不会漏锡
  • TA的每日心情
    奋斗
    2025-11-21 15:48
  • 签到天数: 135 天

    [LV.7]常住居民III

    6#
    发表于 2021-5-31 09:50 | 只看该作者
    避开孔了,钢网
  • TA的每日心情
    奋斗
    2020-4-9 15:05
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    7#
    发表于 2021-5-31 10:41 | 只看该作者
    asdf193 发表于 2021-5-29 14:45) V9 t7 A8 k. F) {5 S9 @/ Z1 @9 |
    真是的,电路板上有两层,一层是阻焊层,一个是助焊层,他们做封装的时候错开了那几个孔,也就是说焊接刷锡 ...

    ; A$ V  x- q9 q, \我的看法:这种封装的芯片一般底部没有热焊盘吧,所以元件面在芯片下方估计也不需要刷锡膏,也就不存在从元件面经过大过孔漏到底面的问题。8 W& }* k5 @1 |5 E7 o
    如果题主的疑问是如何防止过波峰焊时,锡珠从底面通过大过孔进入元件面的芯片下面导致管脚短路,那我觉得有一个方法是用“选择性波峰焊”。
    / d0 t& o; l" o$ b
    7 ~( J+ B5 F9 O* g) y
  • TA的每日心情
    开心
    2021-11-3 15:21
  • 签到天数: 56 天

    [LV.5]常住居民I

    8#
    发表于 2021-5-31 16:41 | 只看该作者
    这是QFP器件,器件底部没有散热焊盘,这区域不用钢网刷锡。

    该用户从未签到

    9#
    发表于 2021-5-31 16:46 | 只看该作者
    Solderside要做塞孔处理

    “来自电巢APP”

    该用户从未签到

    10#
    发表于 2021-6-8 11:30 | 只看该作者
    是不是会漏锡取决于有没有刷锡膏

    “来自电巢APP”

    该用户从未签到

    12#
    发表于 2021-6-10 08:55 | 只看该作者
    工艺问题,我们自己做产品太过于在乎成本了。
  • TA的每日心情
    慵懒
    2025-11-20 15:10
  • 签到天数: 423 天

    [LV.9]以坛为家II

    14#
    发表于 2022-8-31 16:54 | 只看该作者
    散热孔,没什么大惊小怪
  • TA的每日心情
    开心
    2024-4-29 15:07
  • 签到天数: 466 天

    [LV.9]以坛为家II

    15#
    发表于 2022-8-31 18:43 | 只看该作者
    :hug::hug::hug::hug:
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 00:58 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表