找回密码
 注册
关于网站域名变更的通知
查看: 575|回复: 3
打印 上一主题 下一主题

[仿真讨论] 关于ALLEGRO PACKAGE DESIGNER的延时计算的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-9-10 00:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
封装设计的层叠如下
6 }* u/ B- n2 A3 I5 s; I
- U( |7 ]& K7 a- c, T0 V$ A/ ~' I问题描述:
/ |( b0 n8 T/ t; u3 Y1 j/ o1 S% k1.走线在CU-2层,CU-1和CU-3都是地平面,DK统一为3.3,按照理论计算,传输速度是153.8ps/inch,但是根据APD自动计算的走线延时推算,传输延时只有128.9ps/inch,和理论不符。& {. t& m; P& K
2.切换到allegro PCB设计界面,同样的设置,按照软件自动计算的走线延时反推,传输延时和理论完美一致,都是153.8ps/inch。. C% M9 A  a0 p
- ~& M: ~' \+ F8 m  t
请教高手,APD中为什么会和理论计算有差异?是封装有什么特殊考虑,还是就是软件bug?6 k) o5 b  m- u7 z3 B

该用户从未签到

2#
 楼主| 发表于 2021-9-10 00:51 | 只看该作者
补充层叠设计图
6 A! M& R: q; R" {/ M! w

新建位图图像.jpg (68.1 KB, 下载次数: 3)

新建位图图像.jpg
  • TA的每日心情
    擦汗
    2021-10-21 15:19
  • 签到天数: 46 天

    [LV.5]常住居民I

    3#
    发表于 2021-9-15 15:07 | 只看该作者
    :lol:lol:lol:lol:lol:lol

    该用户从未签到

    4#
    发表于 2021-9-16 11:41 | 只看该作者
    6. How was your support experience?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 20:50 , Processed in 0.171875 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表