找回密码
 注册
关于网站域名变更的通知
查看: 1614|回复: 3
打印 上一主题 下一主题

BGA F484的1.0间距电容怎么放置,怎么叠层更合理?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-30 15:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第一次用BGA封装!
! ~1 y! X- w: k5 U* ~准备用六层通孔板,叠层就是S1、G1、S2、P、G2、S3。
# a) i0 A3 [) ~* F主要就是不知道电容怎么放置?/ U% H; }; m- f! t' j# M
下图高亮的是地
( e, j( W3 m  H. r / }: m2 b: c, Y# Z, ~
这个图是1.2V 内核,另外还有3.3V IO和PLL电源。
8 G8 Y4 A1 I$ C. H
/ ~7 c1 Y& u. B3 v1、现在看中间可以放置十字交叉的两排0603电容。其它的电容怎么办?只能放在外围?  `' z" ~! L3 E- k- T; Y& T4 H
2、还有就是PLL电源的电容这样就离的比较远了怎么办?/ G! Q' F# }4 ]8 R2 Q' s2 ^
3、如果使用忙埋孔电源去耦能够更好么?可是我看还是放不下0603的0402的还有希望。/ D& w- D5 |, ^+ m' R, P
4、电源层我如果挖出一块1.2内核对于信号回流应该没有影响吧?" q( U% E  }7 K  J- h
5、我这样安排叠层有什么问题么?还有更还的方法么?
  p; G# H1 C( x! Y8 R7 Q6、哪位大侠有类似的去耦电容布局图可以给我参考一下?

该用户从未签到

2#
 楼主| 发表于 2010-9-1 09:42 | 只看该作者
有做过类似的帮下忙吧

该用户从未签到

3#
发表于 2010-11-19 20:23 | 只看该作者
正遇到类似问题

该用户从未签到

4#
发表于 2011-6-22 12:31 | 只看该作者
学习学习呀,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-11 10:58 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表