找回密码
 注册
关于网站域名变更的通知
查看: 1366|回复: 2
打印 上一主题 下一主题

还是差分线的等长问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-11-30 11:40 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我在画ddr2时,数据线的长度控制在1585--1595之间。) ^# g9 t) e/ g9 w

% c8 [; P/ S5 {+ v+ K由于dqs信号是差分信号,所以单独设定规则。( h9 B# H$ M( l2 F8 S% s
规则设定如下:
2 R" V; k. Z" s- \0 G  
: o( K$ b3 j, N4 P: r0 \! i2 [# b) C6 n4 T1 E1 p! ~5 j
8 B- b( z3 ^- W$ A$ s6 _7 G

7 {1 }% s& r0 W& {0 Q" v可这个布线很难呀?
& B' @: \+ u& U2 f! @( V7 K* F2 t
; q) S1 J. Q$ M- i; q# y, o还有 差分线的线宽,线gap是怎么设定的?(差分阻抗是100欧姆,单端阻抗是50欧姆)。+ P9 d: ?: K" W- _( S

% `6 h9 v0 r3 e$ a, q6 i0 y" j5 @% y) W大家用什么方法来决定线宽和gap的呀?
" A, a; W; U3 ?2 k2 n0 W9 r  n请大家不吝赐教啊。
: b$ R% j+ k: V: A, e, O) m1 F

该用户从未签到

2#
发表于 2010-11-30 13:03 | 只看该作者
没有guideline,stack-up吗?

该用户从未签到

3#
发表于 2010-12-12 00:09 | 只看该作者
用polar算阻抗,如果用bga封装要根据PCB厂家的工艺能力设区域规则
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 05:49 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表