找回密码
 注册
关于网站域名变更的通知
查看: 3812|回复: 26
打印 上一主题 下一主题

关于QSFP收发信号的处理

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-12-7 11:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 kevin890505 于 2014-12-7 11:31 编辑 : j: F8 E/ j% w- E2 E5 B$ a

$ c8 o" t$ K: I/ F第一次弄QSFP+,完全没信心,请问各位大神,这种10G的差分(4对收,4对发)处理上有什么要注意的:/ L) t" S) ~1 [. @, a; H
1,收/发的4对之间应该不用等长吧?- @( w) j5 D  ~2 }/ q7 N+ `2 I
2,对于高速的差分,从1mmBGA中出来,BGA下方应该有>2CM的走线.下图neck mode或者每根线各走一个通道,对于信号那种更好?
6 F: S& d' V3 U4 E3 q3 V9 M3,10G的信号,如果没有长距离的水平,垂直走线,大约小于5cm,用考虑十度走线么?, x& `7 J$ ~/ }3 U; Y4 w
如果各位大神有其他意见,建议,跪求!!( D) J+ Y( A# L) n; l" \, U
. [4 J% c5 n  m
还有关于电源处理,内核0.9V电流>30A,设计的是48A,这种大电流在处理时候有什么要注意的?
# Q* _) X9 a( |) k4 d& W. c因为是长方形布局,电源在右侧偏下,芯片在左侧,中间偏上有2个DDR3颗粒(不一定会用),这一块地平面回流电流貌似非常大,将来会影响这2个DDR3么,准备跑2133M的。
7 e6 [, z9 C9 d1 @# d' }( D0 b0 m( o
. V; a! c  I, u% X& r' P5 v3 n9 j: ]我是很有分享精神的,不过大家懂得起,实在不方便上图。ORZ。
. X+ A* F' K; c: W; w

QQ截图20141207112055.png (17.03 KB, 下载次数: 5)

QQ截图20141207112055.png

该用户从未签到

推荐
发表于 2014-12-9 23:34 | 只看该作者
我也来说一下,个人意见,仅供参考:8 `: Q$ R% o, O& k! N
1. 要严格等长;不管是差分线对还是TX,RX对,等长就是了,虽然我们知道后者是无所谓,万一软件调不出来,第一件事就是问你这个:等长了吗?你就可以胸有成竹地说,所有的都等了。
( v7 Q' h/ G0 H! g2. 不用说了,neck mode;, {5 J3 B: ]! n  ~
3. 同上,需要十度走线;7 W! K& s+ |; h
4. 除了多铺铜,最好顶底层用2OZ以上的铜皮,电源是最为关键,对数字部分,我一般看重的是电源和回路。& Y8 G. H) L7 Z& [& I3 N3 g
年底要发奖金,这个时候,一定要注意设计,如果因为一时痛快而被人抓了把柄,奖金分少了,就不好了。

点评

请教下,FR4采用10度走线是和材质有关,我们现在采用ROGERS,不知道还有没有这个问题还需要10度走线不? 大家都采用什么材质,有没有必要换ROGERS的板材, 还有个问题,PHY到光纤口的差分信号是不是50欧姆?有  详情 回复 发表于 2015-5-15 10:46

该用户从未签到

推荐
 楼主| 发表于 2014-12-9 13:08 | 只看该作者
dzkcool 发表于 2014-12-9 10:27$ A) G9 x* V. b" k; \! H( Y
1、收发之间无需等长,实际上走线拓扑一致,相差也不会太大;
" I  G. U6 I( W4 H2、BGA内用Neck模式,一般是4/4的线宽线距, ...
$ I, o+ d$ I) s$ F
多谢大神。关于内核电源处理,我目前使用4内层+1表层铜皮的方式。通流量绝对满足48A要求。* O# u) S4 w$ c5 S8 {! h
而且电源走向没有经过DDR,但是电源到芯片相当于一根较小的U形铜皮,   DDR大概位置
! a7 H0 R5 E( N; Y' m5 C6 P& ^刚好在U的中间偏上侧,虽然电源不影响DDR,但是我经过仿真发现直流回路在地平面
9 p& u3 L2 \& y. Z0 J3 f上的电流密度,DDR下方明显要大许多,这个问题应该怎么处理?  单独掏空DDR和内核电
, b' Z& t! L3 I6 ]源地中间形成一个隔离槽的话会影响DDR走线下方的参考地,所以纠结啊!!!或者不用管?8 B3 [: ]' k6 r' }8 [, |* b8 G$ P1 D( b

该用户从未签到

4#
发表于 2014-12-8 08:32 | 只看该作者
大力支持LZ  奉献自己的经验

该用户从未签到

5#
发表于 2014-12-8 09:17 | 只看该作者
楼主算的应该不对吧?0.9V/30A??还没见过内核功耗如此大的IC,一个IC的内核电压就这么大的话,估计什么散热都没用,而且那整机功耗应该很吓人了

点评

应该是瞬态电流吧,这么大的电流  发表于 2014-12-8 09:53
这个很正常了,我看到还有60A的,据说还有100A级别的不过没看到过。只不过在自己设计中,第一次遇到这种级别的。而且这个30A是DATASHEET要求的。  发表于 2014-12-8 09:19

该用户从未签到

6#
 楼主| 发表于 2014-12-8 19:36 | 只看该作者
cvntao 发表于 2014-12-8 09:17' R( V" O! m1 C+ c: d$ ^# O
楼主算的应该不对吧?0.9V/30A??还没见过内核功耗如此大的IC,一个IC的内核电压就这么大的话,估计什么散 ...

( \+ s1 f. Y3 ?8 u4 |8 B# H呃 我觉得这个虽然挺大的  但是芯片是分功能行业差异的    随便找个I7处理器  基本要求都是100A,150A级别的,比较一下,所以30A的稳态电流其实并不大。
- c7 m0 j, J8 e1 A+ f4 h更别说一些专用通信芯片,核心网,接入网专用的IC,内核五六十A都是小CASE的。或者高端的FPGA,内核几十A也是正常水平。
7 V. Q; \$ Y& c  p' j* }9 j8 L2 G2 P) J+ ]; T" H* A

该用户从未签到

7#
发表于 2014-12-8 22:08 | 只看该作者
1. 关于高速信号,我认为一根走一个通道比较好,两个走在一起,一个阻抗不连续比较严重,第二个线太细损耗严重;

该用户从未签到

8#
发表于 2014-12-8 22:10 | 只看该作者
关于低压大电流,主要考虑两点,1,不要有瓶颈,2,板级频率范围内目标阻抗能满足设计要求
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    9#
    发表于 2014-12-9 10:27 | 只看该作者
    1、收发之间无需等长,实际上走线拓扑一致,相差也不会太大;, J+ q9 p. v9 Y# R, ]' \2 L2 B
    2、BGA内用Neck模式,一般是4/4的线宽线距,可以通过控制叠层,使其阻抗接近100欧;( [2 b- B7 m1 D0 q
    3、如果可能,尽量走十度吧。1 W9 J4 U; P. x  `( V

    : o# w' I2 L( u; @5 F8 x) P9 O3 O& q设计一个紧靠在0.9V的电源层一起的地层,两个层的铜厚加大,建议2oz,该电源平面不要到DDR区域去。
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    10#
    发表于 2014-12-9 15:28 | 只看该作者
    我想,直流应该对DDR的影响不大

    该用户从未签到

    11#
    发表于 2014-12-9 22:24 | 只看该作者
    1.不需要等长
    9 E$ \1 g# [& e, w& q) o* z# `2.neck mode
    ( M2 N+ H6 F* m! i& o  s6 }! ?3。不需十度走线
    + b& d0 {. v# d4。可以在信号层多铺几个铜皮
    , K. L! u$ L7 v' b% J) [* s个人处理方法,仅供参考

    该用户从未签到

    12#
     楼主| 发表于 2014-12-9 22:31 | 只看该作者
    dzkcool 发表于 2014-12-9 15:28
    6 \8 \+ |0 _- E7 j/ D6 @8 Z我想,直流应该对DDR的影响不大

    / f4 m- S3 E# q) u1 n4 N) P' X多谢大神帮忙。
    ! C& x% _6 m2 R' e& p4 G. B

    该用户从未签到

    13#
     楼主| 发表于 2014-12-9 22:32 | 只看该作者
    jhh610528 发表于 2014-12-9 22:24
    $ T/ k6 C; \# N+ @, w5 n8 b1.不需要等长
    ) ?( J# y$ b8 e2.neck mode
    0 p/ V8 p3 L2 |4 r. J: k3。不需十度走线
    6 _; r( r5 n1 }! G% K
    3Q % h, j& A: q* h$ N2 ^

    该用户从未签到

    14#
    发表于 2014-12-12 16:45 | 只看该作者
    本帖最后由 panpan 于 2014-12-12 16:47 编辑 ! f5 [* L# [6 Q) {, S4 J
    , m  r# ?6 N% h: N
    1,收发之间不需等长
    & ^8 v0 i! D2 x8 p. v& \4 ]# F2,必须用neck mode3,什么是“十度走线”?
    3 T$ {( ?) `% S2 I& Y) U/ N# U
    5 Q2 X9 c- D" O1 `
  • TA的每日心情

    2020-4-16 15:19
  • 签到天数: 5 天

    [LV.2]偶尔看看I

    15#
    发表于 2015-5-15 10:46 | 只看该作者
    part99 发表于 2014-12-9 23:34
    . F) S! {) O! ~' j2 f9 d5 \我也来说一下,个人意见,仅供参考:
    5 M9 z% C/ d0 Q% h6 p; e- Q' B1. 要严格等长;不管是差分线对还是TX,RX对,等长就是了,虽然我们 ...

    3 T. e, u& u  Y  {# H请教下,FR4采用10度走线是和材质有关,我们现在采用ROGERS,不知道还有没有这个问题还需要10度走线不?0 o8 Z$ q, i9 f
    大家都采用什么材质,有没有必要换ROGERS的板材,
    . n' D+ Q5 R8 i7 g! D* G7 N% l, h( n6 E; R9 c  R" B

    $ G  |4 D2 U3 f3 S还有个问题,PHY到光纤口的差分信号是不是50欧姆?有没有什么资料啊
    ' H* X( }0 c9 l  R3 A; \0 {) D
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 04:51 , Processed in 0.187500 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表