找回密码
 注册
关于网站域名变更的通知
查看: 3601|回复: 20
打印 上一主题 下一主题

小弟弟一字花这么复杂的板,大家看看

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-17 18:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
这是omapL138的开发板,小弟第一次画这么紧凑的6层板,大家看看有什么问题,有没有必要改成8层 100412mcm138.rar (672.43 KB, 下载次数: 256)

该用户从未签到

2#
发表于 2010-8-17 21:29 | 只看该作者
PCB中存在不少的问题,我只截 了三张图(其他可联系我交流下,仅供参考,

BGA-VIA.jpg (122.93 KB, 下载次数: 6)

BGA-VIA.jpg

power.jpg (205.34 KB, 下载次数: 3)

power.jpg

层叠.jpg (103.79 KB, 下载次数: 3)

层叠.jpg

该用户从未签到

3#
发表于 2010-8-17 21:33 | 只看该作者
现在跨分割比较严重,需要调整下走线层,6层板没有问题的

该用户从未签到

4#
发表于 2010-8-17 22:02 | 只看该作者
本帖最后由 zly8629481 于 2010-8-17 22:04 编辑 % Z( D6 m$ _5 ]# M" R: i) E

# n+ L; H: z5 v$ g. y' D仅说几个较大的问题:
" \% T+ a. g4 pBGA离周围元件过近(不到20mil),不利焊接。7 ^5 V5 Q9 G- _$ t1 J2 t; |! |/ H& a
原则上BGA电源、地管脚每个pin一个via扇出,最多两个pin公用一个via,而你十几二十个pin合打一个via  - -!!!
$ h" b5 H2 ?- m2 n; K1 U电源方面:去耦电容出线太细,N个pin合打一个via,电源平面过细,过孔过少,如1.2V仅一个过孔。
  O5 W# F; }5 I- b: m: X3 O6 E不知谁搞的原理图,BGA未见任何去耦措施,一个电容都没有;排阻r43没有任何网络连接……
0 Q; B( T' s5 k% i. Y0 Oddr时钟线匹配电阻没再同一层
( Y* \* K5 D, j) T* b/ J' ^8 H! O) Xshape距outline  0mil
9 R+ F, E! V) w% z8 ?5 u* m4 T2 b不知哪家工厂这么NB能做6mil-12mil的通孔

该用户从未签到

5#
发表于 2010-8-18 09:10 | 只看该作者
先不说板做的如何,就看楼主的题目上这N个错别字就知道楼主不是一个仔细的人

该用户从未签到

6#
发表于 2010-8-18 09:22 | 只看该作者
紧临的两个信号层多处走线平行。还有很多走线被过孔挤的歪歪扭扭。
# ^& b$ i- u% [6mil-12mil的通孔,就算用激光孔,这环宽才3mil也太小了吧。$ A. K1 _1 `1 `+ o6 _; G, u
BGA的扇出是手工扇的吗?位置一点都不整齐

该用户从未签到

7#
 楼主| 发表于 2010-8-18 10:01 | 只看该作者
有这么多错误呀,看来还要大改。
6 X( [/ b" i+ w9 ?# b我才是个学生刚开始画了一个学期的电路板,我们导师就交给我一个这么复杂的任务。之前这些复杂的我们都是请人画的,导师看了觉得挺简单就让我画了。
" n# M7 p% |9 s, _+ Z; E需要改这些大家看看对不对:$ V! @2 }9 Z7 k
1,过孔改成8mil-15mil;0 D* H( q+ U0 y6 T: h- i  {6 X5 ~! ^
2,BGA扇出和电源重新做;
& g( @$ Y+ O* a; H3,不合适的走线需要再优化1 h1 V) g/ T( i. \4 A( Y6 i- Y
4,原理图需要优化;

该用户从未签到

8#
发表于 2010-8-18 10:59 | 只看该作者
我没有看你的.brd,不过从上面的讲述和你提出的修该方面来看。我也提下我的建议+ w2 o9 t( ]/ H' ?2 W# |
1.过孔尽量用c20d10、c16d8.     太小了报废成本过高。% \; F) f4 e7 Z
2.bga扇出用自动扇出命令 route-fanout by pick,保证via在bga中 的位置
" N5 O& n) a$ r# R5 ?8 S& K: L3.via问题,其实这个根本就不是问题,信号pin-to-pin 间最多两个via,电源保证每个pin都有via,供电电源的pin要求via要达到一定数量,比如,我用via c35d20,电源v3.3的极性电容边放置了4个,$ c) G. \3 V& t; j0 U3 \
4.铺铜问题帖子里面有很多这方面的解决方法。我就不再解释

该用户从未签到

9#
发表于 2010-8-19 14:49 | 只看该作者
我没有看你的.brd,不过从上面的讲述和你提出的修该方面来看。我也提下我的建议( X+ I+ m" t1 m& r
1.过孔尽量用c20d10、c16d ...% g& j' M: i3 A8 r
maoying 发表于 2010-8-18 10:59
% i7 r" i0 Q: M$ s
4 h) _; k  Q) B
楼上哥们是中兴出身?认识的很多中兴朋友都这么讲。

该用户从未签到

10#
发表于 2010-8-20 14:29 | 只看该作者
layout 中的一些基础知识和规则,在保证质同时尽量压缩成本。能做4层就不做6层,我做过bottom曾和中间一次同为电源层的.brd,7种电源。做完都想笑

该用户从未签到

11#
发表于 2010-9-17 17:10 | 只看该作者
目不忍视

该用户从未签到

12#
发表于 2010-9-17 22:12 | 只看该作者
仅说几个较大的问题:
5 A4 p* {, B' D. n* K  uBGA离周围元件过近(不到20mil),不利焊接。
& l* H" Q6 g3 d) k, r原则上BGA电源、地管脚每个pin一个vi ...4 n; N1 c% J: A: g2 v: v# a; [! L
zly8629481 发表于 2010-8-17 22:02

" y1 T; U0 K: b; F8 E/ C: [9 l) B7 W. Z$ C! `7 z' l/ q  k
3 p& _  r$ G  K$ x
    兴森快捷可以做

该用户从未签到

13#
发表于 2010-9-26 15:23 | 只看该作者
回复 8# maoying * W! e3 I! Y' M% b' |4 o

) T) |! Q# U8 E* x
1 I9 f% N0 t; U/ C    谢谢 对新人很受用

该用户从未签到

14#
发表于 2010-9-26 16:17 | 只看该作者
DRC动态检查都没开,估计很多地方短路,还有楼上说的间距,VIA与pad,line等间距都很危险..呵呵,加油

该用户从未签到

15#
发表于 2010-9-26 16:21 | 只看该作者
会用allegro 和会画PCB是2个概念。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2026-4-18 20:59 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表