找回密码
 注册
关于网站域名变更的通知
查看: 460|回复: 1
打印 上一主题 下一主题

如何提高SRAM工艺FPGA的设计安全性?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-22 10:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
随着FPGA的容量、性能以及可靠性的提高及其在消费电子、汽车电子等领域的大规模应用,FPGA设计的安全性问题越来越引起人们的关注。
0 ?( V+ S* Q5 E* z6 h6 v相比其他工艺FPGA而言,处于主流地位的SRAM工艺FPGA有一些优势,但是由于SRAM的易失性,掉电以后芯片中的配置信息将丢失,所以每次系统上电时都需要重新配置。这就使得剽窃者可以通过对FPGA的配置数据引脚进行采样,得到该FPGA的配置数据流,实现对FPGA内部设计电路的克隆。为了保护设计者的知识产权以及推动SRAM工艺FPGA更大规模的应用,产业界和学术界从加密算法的角度对SRAM工艺FPGA的设计安全性提出了多种解决方案  [1~2]。
" V/ U6 i( ^5 l; \' S异步电路的竞争和险象问题所导致的不确定性,是数字电路设计中令人头疼的问题。但是,如果把这种不确定性应用在本安全方案中,同样可以困扰剽窃者,从而更有效地保护设计。为此,本文提出了利用异步采样电路的不确定性提高SRAM工艺FPGA设计安全性的方法,以提高系统的安全性。
% g* ^' ~" x% v5 n8 M9 W" e1 方案简介4 b" V! \. [6 _  N5 \7 h+ x3 X
1.1 设计方案的指导思想  Q. r" N) s$ K/ `3 L/ ?
(1) cpld是难以用反向工程等物理手段进行破解的,而且用这些方法破解CPLD的成本和设计的开发成本相近。Xilinx公司声称其CoolRunner-  II系列CPLD的安全性完全可以达到ASIC相当的等级[3]。并且,CPLD也可以用抗攻击性强的小规模反熔丝FPGA来代替[4]。
* [0 t9 M6 j3 Z# ^3 @( u(2) CPLD中触发器资源较少,因此应尽量降低CPLD中的电路复杂度。
/ z$ z0 e1 v. Z. W( j, N本方案借助了跳频的理念,在FPGA和CPLD中分别保存两个密钥表,在一开始同步之后,FPGA中的密钥选择状态机根据异步采样电路输出的状态跳转指示信号进行跳转。同时CPLD接收FPGA送来的状态跳转信号,其中的密钥状态机也进行相应的跳转,并将密钥传回给FPGA。在没有差错的情况下,这两个状态机将一致地跳转。FPGA通过对CPLD送来的密钥进行确认来验证CPLD的合法性:检验是否和自己的密钥状态机所选择的密钥一致,如果一致,则说明所连接的CPLD为合法的CPLD,FPGA电路正常工作;否则认为所连接的CPLD为非法,停止FPGA电路工作。由以上指导思想设计的系统框图如图1所示。  D& ~  |0 Z" W6 \

$ o1 \5 E; D0 d4 G2 e
8 Z' q$ d* \0 E, K! `) K
/ d. h, e  w" k: x此外,CPLD向FPGA传递的密钥先利用M序列进行加密,这样使得对系统的破解首先需要对M序列加密算法进行破解,从而进一步提高了系统的抗攻击能力。
/ H' a5 Z+ `" C' }. n+ H1.2 异步采样电路
" o8 B9 R: T7 ]1 N温度的变化、电压的波动等因素都会使晶振所输出的时钟发生抖动。因此,用一个时钟去采样另一个时钟驱动的信号,其采样值是不可预测的。异步采样电路的机理就是利用两个时钟之间相位和频率的不确定性,产生一个不可预测的序列。单比特异步采样电路的示意图如图2所示。图中有4个触发器(FF1、FF2、FF3、  FF4)和两个时钟(clk、clks)。FF1、FF2由clks信号驱动,其中FF1是用于防止亚稳态出现的触发器,它的输入信号同步于clk的信号,FF2的输出信号则同步于clks的信号。FF3、FF4由clk信号驱动,其中FF3的作用和FF1类似,用于防止亚稳态的出现,它的输入信号同步于clks的信号;FF4的输出信号则同步于clk的信号。通过上述处理后,FF4的输出产生了一个随机序列,这个随机序列不同于同步电路产生的伪随机序列,其状态的转移同温度、电压等外界因素有关,是一个完全不可预测的随机序列。此外,异步采样电路对两个时钟之间的相位敏感,所以在电路板每次上电时所生成的序列也是不同的。
9 [, R$ x) W( |) b3 N' T3 X. h/ k* a! L
9 @' b  Q3 X- a3 ?' R

" p1 w, ]% _- S5 n8 U异步采样模块的VHDL实现如下:6 w/ N; v8 r$ V8 `6 H$ |7 q% y
--this process is triggered by clks
, J0 P+ |6 W7 [, O& q8 |1 `process(rst, clks)8 R2 k* o  n9 A# d- _+ k5 s7 }
begin# d% u7 I( C/ i8 M* p& w  i0 k
if rst=‘0’ then4 d+ c: v6 o/ z% ~8 ]& l
ff1 <= (others=>‘0’);
3 e7 o" p, N& J/ O  K* off2 <= (others=>‘0’);
. D9 D: h  d8 y) G" \: T2 _elsif clks‘event and clks=‘1’ then
9 }+ u- b! `# u6 f. fff1 <= din; --din is the signal triggered by clk
! Q' z7 k. @- k4 yff2 <= ff1;, a/ h3 V6 ]4 O' M8 \  Q6 V
end if;
% G; X- o( e$ G5 I) _1 Z6 Aend process;  d" N* T; \6 q7 w
-- this process is triggered by clk
& E) Z4 b0 P/ F( g8 }process(rst, clk)
+ U+ ~/ Q5 `# [6 n! L* kbegin
6 P; [, G3 T+ j" Hif rst=‘0’ then
/ c" X1 z6 I9 C- x) ?ff3 <= (others=>‘0’);" O' d5 v- ?6 Z' r
ff4 <= (others=>‘0’);
4 s7 _1 B7 j! n5 t5 o( Lelsif clk′event and clk=‘1’ then2 U! I4 }  g: E7 T- W7 d; E
ff3 <= ff2;, A1 n9 ~8 `0 b  t9 m2 v/ a, b8 g
ff4 <= ff3;2 w! U% ?' i7 R5 _7 ]
end if;5 z- V' o) c, b* k% e& H
end process;, H( a+ h- K1 i$ m$ {: I
dout <= ff4; -- dout is output random signal' k+ j) [1 Z  n  p
其中:din为同步于clk的输入序列,dout为输出的随机序列。
0 ]& e  x2 d4 ]4 Z9 e" z4 Q将本文所设计的方法应用到Altera公司的Cyclone[5]系列FPGA中,利用Quartus II中的SignalTapII Logical  Analyzer工具,两次采样复位后FPGA内异步采样电路的输入输出信号,得到如图3所示的波形,其中两个时钟:clk为2.000MHz,clks  为2.048MHz。观察系统复位后异步采样电路输出序列的随机性可以发现,每次将系统复位后,采用同步电路设计的伪随机序列发生器产生相同的伪随机序列  (din);但是,将这个伪随机序列(din)输入异步采样电路后,在输出(dout)却得到不同的随机序列。这说明同一块电路板每次上电时都将生成不同的随机序列。
* ?; H# c& S; v5 C7 I* q1 ^+ z5 w1 Q6 Z  _' \. H& N

: ]3 `) b) d; k; O8 \* q# r2 U9 G; R+ y1 d6 Y- z7 @
1.3 密钥选择状态机
, w. F6 p) c. ]FPGA  和CPLD中各有一个完全相同的密钥选择状态机,该状态机根据异步采样电路输出的随机序列进行跳转,其跳转规则可以自定义。在本文设计的系统中,密钥表中存放有8个32位长的密钥,密钥状态机共有8个状态,记为状态0~状态7,每个状态分别对应一个密钥,记为密钥0~密钥7。
9 a0 q) T2 r8 Q2 [) f$ U) y假设当前状态为状态i,异步采样电路的输出为j,其中i、j∈N,且0≤i,  j≤7。那么可以采用如下简单的跳转规则:当采样电路的输出为0时,跳转到状态0;否则,跳转到状态(i+j)mod8。为了提高系统的安全性,也可以采用各种无序的跳转规则,通过改变跳转规则和密钥表,可以得到不同的系统。* U$ `5 [" ~9 d' r2 z: \# |' U
1.4 M序列加密解密电路7 b( |, b* g. W4 x$ r, n; K
由于CPLD向  FPGA传递密钥之前,先利用M序列进行加密,使得对系统的破解首先需要对M序列加密算法进行破解,这样既防止了密钥的明文传输,又提高了系统的安全性。之所以采用M序列作为加密算法,主要考虑的是解密的自同步特性。此外根据本设计的假设即CPLD的破解是不可行的,考虑到CPLD触发器资源紧张,对  FPGA向CPLD之间的跳转指示信号的传输没有进行加密,为此而节省了CPLD中的电路。9 @2 H: }3 M( r) [( l7 n0 R
M序列的级数越大,生成的随机序列的周期越长,破解的难度也越大。这里采用20阶的M序列,其本原多项式为x20+x3+1。
9 k1 W* C$ F2 ^! e$ I; s1.5 密钥校验% I7 _" K( \' ^$ F+ z0 \
CPLD  将其密钥状态机所对应的密钥回送给FPGA,FPGA则通过对CPLD送来的密钥进行确认来验证CPLD的合法性。为了不至于多占用引脚,32位密钥是串行传输的。串行传输给剽窃者的破解也增加了难度,但同时带来的问题是:FPGA需要先进行同步和串并转换之后才能进行密钥校验。0 l( e6 y' @& N9 ^1 ~  |( u5 Y% ]4 p: O
, ~2 A6 |# N* ?7 `; P" o

3 i/ U, p6 q( j# z/ P( L7 q& ?5 {/ o! F* \/ x
密钥校验的状态机如图4所示。状态机共有失步、预同步、同步和保护四种状态。预同步状态的设置是为了防止假同步,只有连续三次校验正确才认为找到了同步。保护状态的设置是为了防止误码引起不必要的失步,使得偶尔的误码并不会导致校验状态机失步。下面分别介绍密钥校验电路在这四种状态的具体工作方式:( ~$ E2 h6 Q4 {8 z: P* R0 i  |4 q4 m
(1)失步状态:系统刚启动时,FPGA的密钥校验状态机处于失步状态,此时异步采样电路不工作,输出为0,CPLD一直发送密钥0。密钥校验电路在M序列解密电路输出的串行密钥流里搜索密钥0的码型,在搜索到密钥0的码型后,密钥校验状态机跳转到预同步状态。
+ @- u: U# C, E1 N9 x6 I0 c(2)预同步状态:当密钥校验状态机处于预同步状态时,异步采样电路仍然不工作,输出跳转指示为0,CPLD仍发送密钥0。密钥校验电路进行密钥0校验,如果连续三次密钥校验正确,则进入同步态;否则返回失步态重新进行密钥搜索。
4 D3 E* y. \8 Z6 s  g! L' v, S(3)同步状态:此时异步采样电路开始工作,输出随机序列指示FPGA和CPLD中两个密钥状态机进行跳转。此时密钥校验电路将CPLD送来的密钥和FPGA内部选择的密钥进行对比,如果发生校验错误则跳转至保护状态;否则继续进行密钥校验工作。
' H# c- `7 m) z* G0 ^(4)保护状态:异步采样电路依然工作,密钥校验电路继续进行密钥校验,如果连续三次密钥校验错误则跳转到失步状态重新进行密钥搜索;否则返回同步状态。
+ {8 J* k. b7 A6 t0 f' o, _在密钥校验电路中设有错误计数器,该计数器在失步状态下计数。一旦错误计数器的计数超过设定的阈值,则认为密钥检验失败,停止FPGA电路的工作使能。
: g9 s$ a. B) g8 P4 |3 B

该用户从未签到

2#
发表于 2020-4-22 11:29 | 只看该作者
CPLD向FPGA传递的密钥先利用M序列进行加密,这样使得对系统的破解首先需要对M序列加密算法进行破解,从而进一步提高了系统的抗攻击能力
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 20:53 , Processed in 0.171875 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表