找回密码
 注册
关于网站域名变更的通知
查看: 944|回复: 6
打印 上一主题 下一主题

PCB十大黄金准则,学会你就是高手

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-5-7 14:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB十大黄金准则,学会你就是高手
9 N& t6 x2 n9 J  ]
1、制走线长度
控制走线长度,顾名思义,即短线规则,在进行PCB设计时应该控制布线长度尽量短,以免因走线过长引入不必要的干扰,特别是一些重要信号线,如时钟信号走线,务必将其振荡器放在离器件很近的地方。对驱动多个器件的情况,应根据具体情况决定采用何种网络拓朴结构。

* R. B: h" H/ c) k$ Y3 w2 F/ [/ p
2、尽量避免走线形成自环
PCB设计时,要注意信号线在不同层间形成走线自环路,尤其在多层板布线时,信号线在各层之间交叉走线,形成自环路的几率较大,自环路会造成辐射干扰。
3、地环路最小原则
地环路最小规则,即信号线与其回路构成的环面积要尽可能小,环面积越小,对外的辐射越少,接收外界的干扰也越小。针对这一规则,在地平面分割时,要考虑到地平面与重要信号走线的分布,防止由于地平面开槽等带来的问题;在双层板设计中,在为电源留下足够空间的情况下,应该将留下的部分用参考地填充,且增加一些必要的过孔,将双面信号有效连接起来,对一些关键信号尽量采用地线隔离,对一些频率较高的设计,需特别考虑其地平面信号回路问题,建议采用多层板为宜。
2 d3 u( p1 N# d/ b- A- n

$ P/ p' t0 t: S2 Y
3 Q% _; j- o! {2 B! {6 T
4、高速信号屏蔽设计
3 E9 [# b  e* T, Z" p' j对应地线回路规则,实际上也是为了尽量减小信号的回路面积,多用于一些比较重要的信号,如时钟信号,同步信号;对一些特别重要,频率特别高的信号,应该考虑采用铜轴电缆屏蔽结构设计,即将所布的线上下左右用地线隔离,而且还要考虑好如何有效的让屏蔽地与实际地平面有效结合。
9 P! P$ [- s' p- ~. ^) G- V. M) l
5、避免“天线效应”
一般不允许出现一端浮空的布线,主要是为了避免产生“天线效应”,减少不必要的干扰辐射和接受,否则可能带来不可预知的结果。
% O) G' T9 J- e. g6 t7 M; v
6、倒角规则: O; d+ p: B$ G
PCB 设计中应避免产生锐角和直角,产生不必要的辐射,同时工艺性能也不好。所有线与线的夹角应≥135°。
7、避免不同电源层重叠
不同电源层在空间上要避免重叠,主要是为了减少不同电源之间的干扰,特别是一些电压相差很大的电源之间,电源平面的重叠问题一定要设法避免,难以避免时可考虑中间隔地层。& b. V' ~' W6 f, B& r. o1 V$ H
- {9 b9 Y% p6 s. h

' x/ a; n8 o6 _; n8 n; T7 H6 ^
8、3W规则
为了减少线间窜扰,应保证线间距足够大,当线中心距不少于 3 倍线宽时,则可保持 70%的电场不互相干扰,称为 3W 规则。如要达到 98%的电场不互相干扰,可使用 10W 规则。! Z3 Y- O  N) W( i& t  s9 e

  D" g, ~% R, s7 q* b

7 {5 P& M4 M7 p! j" {) |" J  L
9、20H规则
由于电源层与地层之间的电场是变化的,在板的边缘会向外辐射电磁干扰。称为边缘效应。可以将电源层内缩,使得电场只在接地层的范围内传导。以一个H(电源和地之间的介质厚度)为单位,若内缩 20H 则可以将 70%的电场限制在接地边沿内;内缩 100H 则可以将 98%的电场限制在内。
0 ], D$ Z4 d  j6 f7 D$ }. U1 c

: N# O# Q3 ^3 |4 s/ d6 h/ J: L" w
10、滤波电容配置规则(仅供参考)
1)高频滤波电容的配置* i& A1 m' o1 S
① 小于 10 个输出的小规模集成电路,f≤50MHz时,至少配接一个100nf的滤波电容。f≥50MHz时,每个电源引脚配接一个100nf的滤波电容。
8 U2 ^/ j' X0 G8 S) |" I% E② 对于中大规模集成电路,每个电源引脚配接一个100nf的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每 5个输出配接一个100nf 滤波电容。2 @/ w3 G. H7 V7 A; a
③ 对无有源器件的区域,每 6平方厘米至少配接一个 100nf。) Z" t. Q6 C/ |/ l9 E9 k- g8 l
④ 对于超高频电路,每个电源引脚配接一个1nf 的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个1nf滤波电容。8 P8 Q' N5 {. f8 H$ O2 d
⑤ 专用电路可参照应用手册推荐的滤波电容配置。5 U. ^9 i' S4 F+ |8 E
⑥ 对于有多种电源存在的电路或区域,应对每种电源分别按1、2和3条配接滤波电容。- t/ o2 s' [' E
⑦ 高频滤波电容应尽可能靠近 IC 电路的电源引脚处。" N2 Q) `' w1 j
⑧ 滤波电容焊盘至连接盘的连线应采用 0.3mm 的粗线连接,互连长度应≤1.27mm。
5 d% d" n# M2 q, [$ o
2)低频滤波电容的配置- i7 O' v3 n- Q! D3 p
① 每5只高频滤波电容至少配接一只10μf低频的滤波电容;5 E. r' W% O- b6 e" P
② 每5只10μf至少配接两只47μf低频的滤波电容;
' B  i9 B- J. L. W: ?" {  ^( J③ 每100cm2范围内,至少配接1只220μf或470μf低频滤波电容;
; w- U8 B+ m7 }9 f) k8 i$ A  r- X④ 每个模块电源出口周围应至少配置2只220μf或470μf电容,如空间允许,应适当增加电容的配置数量 ;: J' e: e1 u+ l
⑤ 低频的滤波电容应围绕被滤波的电路均匀放置。
' P0 |7 n: G4 ^) S
来源:射频美学
4 _1 M- p% x* }
点个赞再走吧
造物热线:400-716-7739
官网网站:https://kbidm.com/

: P8 D" J# M, ^0 a/ c; c3 h: G$ }$ m0 |7 A4 y/ g

& O3 Z7 P* b+ t1 S. N4 D. ^$ U/ q+ E% k. }% P& ?  }5 N! f
0 x# E' l. D/ I1 O3 W

评分

参与人数 1威望 +2 收起 理由
jiangshizp + 2 EDA365有你更精彩!

查看全部评分

  • TA的每日心情
    开心
    2023-10-12 15:04
  • 签到天数: 39 天

    [LV.5]常住居民I

    2#
    发表于 2022-5-26 21:16 | 只看该作者
    非常棒,我虽然没有看懂,但是我要赶紧保存到微信,经常看看,后续楼主还会更新吗?
  • TA的每日心情
    开心
    2025-11-21 15:36
  • 签到天数: 1220 天

    [LV.10]以坛为家III

    3#
    发表于 2022-5-28 11:04 | 只看该作者
    真是不错,提纲挈领的整理了一下,非常好的资料,学习下
  • TA的每日心情
    开心
    2022-6-21 15:01
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-6-21 14:41 | 只看该作者
    学习了,离高手有进一步了

    该用户从未签到

    5#
    发表于 2022-7-27 11:37 | 只看该作者
    难得的学习资料!
  • TA的每日心情
    开心
    2025-11-21 15:36
  • 签到天数: 1220 天

    [LV.10]以坛为家III

    6#
    发表于 2022-7-27 11:57 | 只看该作者
    不错不错,很是美味和新鲜,尝鲜一下
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:17 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表