找回密码
 注册
关于网站域名变更的通知
查看: 2643|回复: 14
打印 上一主题 下一主题

请高手讲解一下并联端接原理吧

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-20 00:29 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
/ b5 J' _: ~& t. Q! J+ w0 t) t& n) ~
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:
5 v  u8 O3 g3 b* v( ]1、为什么加入Rp以后,整个电路的阻抗就匹配了呢?* }. `! N0 c) m) _& S
2、为什么要求Rp=Z0,也就是说这是怎么算出来的?' x) d" e$ z) F) a

1 q. M4 Q4 d; s9 b4 k请大家不吝赐教哈。谢啦!

该用户从未签到

2#
发表于 2010-8-20 09:31 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 09:35 编辑 ! P" h- t9 ?% W3 A2 X8 _: O
1 p" E( B1 P* h7 s* n
其实这个问题并不难,% R" M! e/ t4 W
% V% z, \( b% J' k( N# [
我们不防换个思路想想,不端接会怎么样????
1 p2 D' l9 ^9 L. p$ }* L7 @% @
. |, f- z! W4 W/ j8 o- F7 Hsorry,卖个关子,大家一起讨论下吧!

该用户从未签到

3#
 楼主| 发表于 2010-8-20 10:36 | 只看该作者
版主被卖关子啦,小弟急:)8 g5 Y' l' @3 F; K
, Z' t- Q% M( t3 j7 p
对于端接电阻下拉到地的方式,我的理解是:端接电阻和负载并联,由于负载输入阻抗很大,所以并联总电阻约等于Z0(端接电阻值等于Z0),则传输线和负载总阻抗基本匹配,从而基本消除反射。
) w0 g( N3 X# H7 m2 ^& n6 }' g. i
你看这样理解对吗?
3 m2 q' Y0 S1 @4 X, R
+ u5 t  e4 {) X7 h. v8 c1 H对于端接电阻上拉到高电平就不怎么理解了,请指教。

该用户从未签到

4#
发表于 2010-8-20 11:27 | 只看该作者
楼上理解很对,上拉到高电平是一个概念,而如果同时上拉和下拉,则相当于这两2个电阻并联,并联值等于Z0即可。

该用户从未签到

5#
发表于 2010-8-20 12:17 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 12:20 编辑
9 n/ s+ ]$ o8 O8 ^) ^
* L% L$ q9 S2 L, Q3 h9 C3 z, N1 C理清思路:
5 `: m( f$ M2 l7 t! x* s6 r) D& }% b3 K  ?
1.下拉如果不接的话,负载处于空载状态下,反射系数是1,电压完全反射回去,反射回来的电压叠加在原电压上,很有可能会击穿芯片。5 Q4 _8 N. {. |1 q% ?8 b
/ b* \1 H8 C3 ]( d# N7 p4 J+ u
2.上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求.不过电压翻转时有直流功耗。

该用户从未签到

6#
 楼主| 发表于 2010-8-20 16:22 | 只看该作者
回复 5# shark4685
2 P! r3 J( w4 x' O) B+ j3 E
1 @: T$ P3 h. j2 ^3 f5 q% s/ H: }/ c8 _
shark4685,上拉方式是如何达到阻抗匹配的呢?
6 F9 H2 g" a  X+ k1 {4 B* h8 a8 B* x
还有,你说的“上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求” 这句话如何理解?能举个例子吗?我理解上拉到高电平为输入信号提供了偏置电压,拉高了低电平。“满足电压跳变速度”是什么意思呢?
9 c; M$ _2 A! x4 F, z$ d8 }! h# ?; s2 l# V
谢谢!

该用户从未签到

7#
发表于 2010-8-20 17:52 | 只看该作者
恩,不错的讨论,大家可以都多参与。

该用户从未签到

8#
发表于 2010-8-20 22:25 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 22:30 编辑 0 o& q0 _( O- l& w' p7 _/ P

! U' k# z+ c9 R% s% ^3 U5 i数字信号在传输的过程中,电压的幅度和上升延和下降沿都会衰减,
% F' n# @' e' Q6 d; {/ i% d! C/ O  ^7 B- A
在末端上拉,可以补偿电压衰减的幅度,补偿上升时间,从而提高电路的驱动能力,. M5 G: M, B( C6 O! L! g. X

; |  d1 p5 r2 X' x9 E你可以用仿真软件自己搭个简单的拓扑结构,仿真下,
3 T, b% v! [8 m- ?- P( s4 n2 |) M' z" m
对学习这些匹配方式还是有很好的效果的!

该用户从未签到

9#
 楼主| 发表于 2010-8-21 20:48 | 只看该作者
上拉方式是如何达到阻抗匹配的大佬们一直没说,我也一直糊涂中。。。。。。
! e1 {# A; a8 F* a' G
  r, e! q7 C9 C2 O/ B谁给讲讲吧。

该用户从未签到

10#
发表于 2010-8-21 21:06 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:9 E3 K, F7 \7 ^$ y
1、为什么加入Rp以后,整个电路的阻抗 ...# u" Q9 x% ^; j3 {
liudows 发表于 2010-8-20 00:29

1 }) q0 t, j% o我猜這是一個講解概念的簡化電路,若單邊上拉或下拉,會造成邏輯電平的不平衡,不是一個理想的端接,但若是把它看成 SSTL 的戴維寧端接就比較可以理解,7 {0 ~6 h: h: Y2 W+ p2 X
其中在輸入端點同時接一個等值的上拉及下拉電阻,在高頻時就就相當於兩個電阻並聯,這個並聯的電阻值若等於傳輸線的 Z0,則為一個理想的端接結構,這就
+ w" {& S3 O( g( }" n3 N相當於一個連結到 1/2 VDD 的並聯端接電路。

该用户从未签到

11#
发表于 2010-8-22 10:33 | 只看该作者
实际的端接境况往往是多种结合的方式,楼主详了解各种端接的利弊,
, A3 R- h: ^, H" X
3 P7 Q5 t* d8 D9 g  s/ D在实际设计情况中,根据PCB的设计情况,结合仿真,
& _4 }+ w$ S8 `4 B+ C$ s& m
2 q1 Z* M0 H( a4 \: v8 S9 P: f: f' x合理的添加端接是最好的办法。

该用户从未签到

12#
发表于 2010-8-22 16:32 | 只看该作者
最好自己用软件仔细看看,研究一下。
2 M) S) ^! }6 b5 D" I并联端接要注意驱动器的驱动能力,不是什么片子都适合并联端接的。
2 V! B/ u% t3 a* p  g还有注意并联端接对高低电平的影响。

该用户从未签到

13#
 楼主| 发表于 2010-8-23 13:29 | 只看该作者
回复 12# 于争 3 q  X& F0 M7 n  i% m/ F
8 K5 N4 C/ R2 U  o: Z8 _2 M  X

- {! v2 p3 D1 p# j2 D1 L3 `& ~! I    博士,刚学完你的教程呢,还没开始学仿真。现在只是想从原理上来理解。期待你的仿真教程。

该用户从未签到

14#
发表于 2010-9-3 16:10 | 只看该作者
  于争是那个大名鼎鼎的于博士么???????

该用户从未签到

15#
发表于 2010-9-3 17:53 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:" X& ?+ _, U0 ^( b9 S: P* U
1、为什么加入Rp以后,整个电路的阻抗 ...
- b; m6 k- N# F* \& i# Qliudows 发表于 2010-8-20 00:29

! N. g4 D# a  y7 X2 f. D9 ~9 j! W9 g1 g
6 E& w" K4 \7 j9 ]0 P4 r  v
  电容较小,信号slew rate有限,所以buffer容抗很大。* [- O, e8 H* i0 p) Y8 M
不过这么接,功耗也上去了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 23:36 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表