找回密码
 注册
关于网站域名变更的通知
查看: 1136|回复: 4
打印 上一主题 下一主题

分组问题?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-5-2 02:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
画PCB板的时候为什么要分组走线??同一组信号为什么要走在一起??为什么要走在同一层面??
( V" B! O  k4 H5 |RGB的信号为什么要走一起呢?
. ?2 K, h# s" b1 c; T+ o等等,
. [6 n3 P# z/ o6 p如果不走在一起会怎样??求解,谢谢!

该用户从未签到

2#
发表于 2009-5-2 10:03 | 只看该作者
DDR的信号分组比较有典型意义,主要是和IC本身对于信号的处理方式(分组)有关

该用户从未签到

3#
 楼主| 发表于 2009-5-4 11:16 | 只看该作者
DDR的信号分组比较有典型意义,主要是和IC本身对于信号的处理方式(分组)有关
$ Z3 e7 D8 X% J6 ~; A( V: }forevercgh 发表于 2009-5-2 10:03

' y$ B/ S: ?3 }0 F7 `1 }% G2 G3 l0 H

% q/ x2 \, g5 K$ E+ G9 n7 {谢谢,请问可以再通俗一点吗?

该用户从未签到

4#
发表于 2009-5-4 12:31 | 只看该作者
给你点提示,DDR数据线要求等长(2mm的单板厚度),数据1走第3层,数据2走第9层,你在软件上也做了等长约束。但是客观上区别就是过孔的长度不一样,还有就是每层单板的阻抗控制的公差也不一样,如果走高速信号的话,你说是不是要注意一下这些微小的区别呢?

评分

参与人数 1贡献 +1 收起 理由
vikingrex + 1 good

查看全部评分

该用户从未签到

5#
 楼主| 发表于 2009-5-6 16:46 | 只看该作者
谢谢LS的回答,1 R3 y; z5 d4 ?6 v4 Y$ O
分组只是PCB板的阻抗控制吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-11 19:35 , Processed in 0.140625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表