找回密码
 注册
关于网站域名变更的通知
查看: 1112|回复: 14
打印 上一主题 下一主题

求助帖,处理差分对内等长方式哪个比较好

[复制链接]
  • TA的每日心情
    开心
    2021-4-29 15:31
  • 签到天数: 16 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2019-7-16 17:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    求助,处理差分对内等长方式哪个比较好* v6 w) u# W$ ^- T
    有文档支持的,可以私信我+ L' J! J7 R1 `$ E, T

    : n; j2 a  b" z2 p( G

    1563265563(1).jpg (31.68 KB, 下载次数: 0)

    1563265563(1).jpg

    de92ed3c71ce88e90330454ea85c6c3.png (35 KB, 下载次数: 0)

    de92ed3c71ce88e90330454ea85c6c3.png
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    2#
    发表于 2019-7-16 18:23 | 只看该作者
    对内等长的原则是哪里失配补哪里,从楼主的两幅图上来看,第二种更佳。

    该用户从未签到

    3#
    发表于 2019-7-16 18:28 | 只看该作者
    看你这是什么线,速率多少,你的对内等长要求标准是多少?根据这个看是否需要做单根绕线。: x) [' c, Y3 b0 p9 ]
    对内等长就是长度差在哪里就在哪里做补偿。一般是在信号的两端或换层处。鼓包不要太高。
    : ?4 ]6 z; A: l9 ]7 d2 D

    点评

    DDR的dqs,就图上那么长  详情 回复 发表于 2019-7-24 11:43

    该用户从未签到

    4#
    发表于 2019-7-16 18:53 | 只看该作者
    第二种好些,但这不知道这是你的中间一段走线,还是全部走线。一般在开始或者结尾进行补偿。

    点评

    除了顶底层扇出外,就是长度了  详情 回复 发表于 2019-7-24 11:44

    该用户从未签到

    5#
    发表于 2019-7-16 20:54 | 只看该作者
    速度不高,无差,速度高,哪差哪补,参考intel的补偿方式
  • TA的每日心情
    慵懒
    2025-10-23 15:05
  • 签到天数: 639 天

    [LV.9]以坛为家II

    6#
    发表于 2019-7-17 08:59 | 只看该作者
    楼主  那个文档可以发我一份不   我的邮箱476809763@qq.com   谢谢

    该用户从未签到

    7#
    发表于 2019-7-17 09:03 | 只看该作者
    对,哪里缺少补哪里,我们一般用2W补偿,不能绕太高

    该用户从未签到

    9#
    发表于 2019-7-17 10:01 | 只看该作者
    第二种好,鼓包的话,H不要超过GAP,L一般不要超过3W
  • TA的每日心情
    开心
    2020-7-7 15:35
  • 签到天数: 1 天

    [LV.1]初来乍到

    10#
    发表于 2019-7-18 09:51 | 只看该作者
    10g速率,应该没啥差别吧,都行。关键是在不等长的地方补偿。

    该用户从未签到

    11#
    发表于 2019-7-21 12:57 | 只看该作者
    第二种,规则里面有个动态相位误差,就是要求在哪差了就在那附近补偿

    点评

    规则的动态相位误差在哪里?  详情 回复 发表于 2019-7-29 11:35
  • TA的每日心情
    开心
    2021-4-29 15:31
  • 签到天数: 16 天

    [LV.4]偶尔看看III

    12#
     楼主| 发表于 2019-7-24 11:43 | 只看该作者
    wql333 发表于 2019-7-16 18:280 k; p; u  i6 W$ R
    看你这是什么线,速率多少,你的对内等长要求标准是多少?根据这个看是否需要做单根绕线。
    7 i2 E8 j, {+ X, a' A" `对内等长就是长 ...
    * z! \7 N. |( r" v8 h
    DDR的dqs,就图上那么长
  • TA的每日心情
    开心
    2021-4-29 15:31
  • 签到天数: 16 天

    [LV.4]偶尔看看III

    13#
     楼主| 发表于 2019-7-24 11:44 | 只看该作者
    junfeng.nie 发表于 2019-7-16 18:53
    7 l9 v: e: y5 n/ ]  E  s* v第二种好些,但这不知道这是你的中间一段走线,还是全部走线。一般在开始或者结尾进行补偿。
    5 V3 D0 e! p8 R
    除了顶底层扇出外,就是长度了
  • TA的每日心情
    开心
    2021-4-29 15:31
  • 签到天数: 16 天

    [LV.4]偶尔看看III

    14#
     楼主| 发表于 2019-7-24 11:47 | 只看该作者
    之后问了做仿真的同事,给的建议是10G,25G的要做动态等长,5G以下的静态就够了
  • TA的每日心情
    开心
    2020-4-7 15:16
  • 签到天数: 1 天

    [LV.1]初来乍到

    15#
    发表于 2019-7-29 11:35 | 只看该作者
    RoronoaZoro 发表于 2019-7-21 12:57  C1 I* h8 |/ ?  R5 S" `
    第二种,规则里面有个动态相位误差,就是要求在哪差了就在那附近补偿

    2 J6 w! o4 Q0 ~! e3 s8 O) b3 o规则的动态相位误差在哪里?
    & X0 O9 r9 X" G
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 17:29 , Processed in 0.187500 second(s), 32 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表