找回密码
 注册
关于网站域名变更的通知
查看: 232|回复: 3
打印 上一主题 下一主题

射频电路的PCB设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-8-1 09:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
随着通信技术的发展,手持无线射频电路技术运用越来越广,如:无线寻呼机、手机、无线 PDA 等,其中的射频电路的性能指标直接影响整个产品的质量。这些掌上产品的一个最大特点就是小型化,而小型化意味着元器件的密度很大,这使得元器件(包括 SMD、SMC、裸片等)的相互干扰十分突出。电磁干扰信号如果处理不当,可能造成整个电路系统的无法正常工作,因此,如何防止和抑制电磁干扰,提高电磁兼容性,就成为设计射频电路 PCB 时的一个非常重要的课题。同一电路,不同的 PCB 设计结构,其性能指标会相差很大。ᴀ讨论采用 protel99 SE 软件进行掌上产品的射频电路 PCB 设计时,如果最大限度地实现电路的性能指标,以达到电磁兼容要求。: P3 |  v2 j% m+ {1 v2 b* L7 m
1、板材的选择 印刷电路板的基材包括有机类与无机类两大类。基材中最重要的性能是介电常数εr、耗散因子(或称介质损耗)tanδ、热膨胀系数 CET 和吸湿率。其中εr 影响电路阻抗及信号传输速率。对于高频电路,介电常数公差是首要考虑的更关键因素,应选择介电常数公差小的基材。
$ F: d; n% D- m+ G3 }: |7 `9 o: F9 M
2、PCB 设计流程由于 Protel99 SE 软件的使用与 Protel 98 等软件不同,因此,首先简要讨论采用 Protel99 SE 软件进行 PCB 设计的流程。6 e; a* k. z' q$ S  J
①由于 Protel99 SE 采用的是工程(PROJECT)数据库模式管理,在 Windows 99 下是隐含的,所以应先键立 1个数据库文件用于管理所设计的电路原理图与 PCB 版图。. `3 L3 J9 a8 {. a" G/ u
②原理图的设计。为了可以实现网络连接,在进行原理设计之间,所用到的元器件都必须在元器件库中存在,否则,应在 SCHLIB 中做出所需的元器件并存入库文件中。然后,只需从元器件库中调用所需的元器件,并根据所设计的电路图进行连接即可。  @1 _/ h4 F! |5 ~/ A
③原理图设计完成后,可形成一个网络表以备进行 PCB 设计时使用。
0 l3 n  L* @! W3 B) m4 e4 c④PCB 的设计。3 f/ n5 k: S% A$ [8 X7 C
a.PCB 外形及尺寸的确定。根据所设计的 PCB 在产品的位置、空间的大小、形状以及与其它部件的配合来确定 PCB 的外形与尺寸。在 MECHANICAL LAYER 层用 PLACE TRACK 命令画出 PCB 的外形。
/ E) ]+ e. x2 O8 H, H) c' ]b.根据 SMT 的要求,在 PCB 上制作定位孔、视眼、参考点等。" u, W; [+ X) [# d
c.元器件的制作。假如需要使用一些元器件库中不存在的特殊元器件,则在布局之前需先进行元器件的制作。 在 Protel99 SE 中制作元器件的过程比较简单,选择“DESIGN”菜单中的“MAKE LIBRARY”命令后就进入了元器件制作窗口,再选择“TOOL”菜单中的“NEW COMPONENT”命令就可以进行元器件的设计。这时只需根据实际元器件的形状、大小等在 TOP LAYER 层以 PLACE PAD 等命令在一定的位置画出相应的焊盘并编辑成所需的焊盘(包括焊盘形状、大小、内径尺寸及角度等,另外还应标出焊盘相应的引脚名),然后以 PLACE TRACK 命令在 TOP OVERLAYER层中画出元器件的最大外形,取一个元器件名存入元器件库中即可。
& A* P" h5 S* r! k; N$ q8 Ud.元器件制作完成后,进行布局及布线,这两部分在下面具体进行讨论。
# Q% m0 b( m: a2 t$ He.以上过程完成后必须进行检查。这一方面包括电路原理的检查,另一方面还必须检查相互间的匹配及装配问题。电路原理的检查可以人工检查,也可以采用网络自动检查(原理图形成的网络与 PCB 形成的网络进行比较即可)。: t0 s7 q/ o! y) u6 M' k4 l
f.检查无误后,对文件进行存档、输出。在 Protel99 SE 中必须使用“FILE”选项中的“EXPORT”命令,把文件存放到指定的路径与文件中(“IMPORT”命令则是把某一文件调入到 Protel99 SE 中)。注:在 Protel99 SE 中“FILE”选项中的“SAVE COPY AS…”命令执行后,所选取的文件名在 Windows 98 中是不可见的,所以在资源管理器中是看不到该文件的。这与 Protel 98 中的“SAVE AS…”功能不完全一样。
  [2 I) c' n2 g9 i; l( x1 ?  c1 W; S& @% F
3、元器件的布局7 @* `8 n* K: K- M
由于 SMT 一般采用红外炉热流焊来实现元器件的焊接,因而元器件的布局影响到焊点的质量,进而影响到产品的成品率。而对于射频电路 PCB 设计而言,电磁兼容性要求每个电路模块尽量不产生电磁辐射,并且具有一定的抗电磁干扰能力,因此,元器件的布局还直接影响到电路ᴀ身的干扰及抗干扰能力,这也直接关系到所设计电路的性能。因此,在进行射频电路 PCB 设计时除了要考虑普通 PCB 设计时的布局外,主要还须考虑如何减小射频电路中各部分之间相互干扰、如何减小电路ᴀ身对其它电路的干扰以及电路ᴀ身的抗干扰能力。根据经验,对于射频电路效果的好坏不仅取决于射频电路板ᴀ身的性能指标,很大部分还取决于与 CPU 处理板间的相互影响,因此,在进行 PCB 设计时,合理布局显得尤为重要。
+ P- s; Y; E7 G1 ~% n: `0 J6 m8 M: o- m; [* W* g* ]8 _9 b9 E* F8 g
布局总原则:元器件应尽可能同一方向排列,通过选择 PCB 进入熔锡系统的方向来减少甚至避免焊接不良的现象;根据经验元器件间最少要有 0.5mm 的间距才能满足元器件的熔锡要求,若 PCB 板的空间允许,元器件的间距应尽可能宽。对于双面板一般应设计一面为 SMD 及 SMC 元件,另一面则为分立元件。1 K6 c  W) v: j; L
布局中应注意:
1 X3 v, F% m  x先确定与其它 PCB 板或系统的接口元器件在 PCB 板上的位置,必须注意接口元器件间的配合问题(如元器件的方向等)。
3 E% f; ]+ e  s9 @( P4 d因为掌上用品的体积都很小,元器件间排列很紧凑,因此对于体积较大的元器件,必须优先考虑,确定出相应位置,并考虑相互间的配合问题。
" L; H+ ]6 K1 D$ w% Z5 y认真分析电路结构,对电路进行分块处理(如高频放大电路、混频电路及解调电路等),尽可能将强电信号和弱电信号分开,将数字信号电路和模拟信号电路分开,完成同一功能的电路应尽量安排在一定的范围之内,从而减小信号环路面积;各部分电路的滤波网络必须就近连接,这样不仅可以减小辐射,而且可以减少被干扰的几率,根据电路的抗干扰能力。
8 {6 A4 Q" S6 \8 _- @根据单元电路在使用中对电磁兼容性敏感程度不同进行分组。对于电路中易受干扰部分的元器件在布局时还应尽量避开干扰源(比如来自数据处理板上 CPU 的干扰等)。
" |$ T" m3 X) G, Z7 B, r* b4 W& Q5 S
4、布线) @: }: A; }1 h7 o$ I, G
在基ᴀ完成元器件的布局后,就可开始布线了。布线的基ᴀ原则为:在组装密度许可情况下后,尽量选用低密度布线设计,并且信号走线尽量粗细一致,有利于阻抗匹配。
2 }) t/ E3 H- {; `8 w对于射频电路,信号线的走向、宽度、线间距的不合理设计,可能造成信号信号传输线之间的交叉干扰;另外,系统电源自身还存在噪声干扰,所以在设计射频电路 PCB 时一定要综合考虑,合理布线。8 f( p  j. x0 E9 r  Z* p
布线时,所有走线应远离 PCB 板的边框(2mm 左右),以免 PCB 板制作时造成断线或有断线的隐患。电源线要尽中能宽,以减少环路电阻,同时,使电源线、地线的走向和数据传递的方向一致,以提高抗干扰能力;所布信号线应尽可能短,并尽量减少过孔数目;各元器件间的连线越短越好,以减少分布参数和相互间的电磁干扰;对于不相容的信号线应量相互远离,而且尽量避免平行走线,而在正向两面的信号线应用互垂直;布线时在需要拐角的地址方应以 135°角为宜,避免拐直角。
& f! Y2 o5 f9 m4 w7 T5 Z布线时与焊盘直接相连的线条不宜太宽,走线应尽量离开不相连的元器件,以免短路;过孔不腚画在元器件上,且应尽量远离不相连的元器件,以免在生产中出现虚焊、连焊、短路等现象。# N/ L/ h# v9 Y7 ]) r# J, `6 s5 k
在射频电路 PCB 设计中,电源线和地线的正确布线显得尤其重要,合理的设计是克服电磁干扰的最重要的手段。PCB 上相当多的干扰源是通过电源和地线产生的,其中地线引起的噪声干扰最大。! Y2 m0 S5 r3 m
地线容易形成电磁干扰的主要原因于地线存在阻抗。当有电流流过地线时,就会在地线上产生电压,从而产生地线环路电流,形成地线的环路干扰。当多个电路共用一段地线时,就会形成公共阻抗耦合,从而产生所谓的地线噪声。因此,在对射频电路 PCB 的地线进行布线时应该做到:
: u" c) \; b5 x  N首先,对电路进行分块处理,射频电路基ᴀ上可分成高频放大、混频、解调、ᴀ振等部分,要为各个电路模块提供一个公共电位参考点即各模块电路各自的地线,这样信号就可以在不同的电路模块之间传输。然后,汇总于射频电路PCB 接入地线的地方,即汇总于总地线。由于只存在一个参考点,因此没有公共阻抗耦合存在,从而也就没有相互干扰问题。" i9 B- t' m. U: [! k1 ^" a9 M' M. z
数字区与模拟区尽可能地线进行隔离,并且数字地与模拟地要分离,最后接于电源地。, z, S2 X. O+ ^9 L  b+ y8 c& M; c
在各部分电路内部的地线也要注意单点接地原则,尽量减小信号环路面积,并与相应的滤波电路的地址就近相接。
) {2 X0 k) @# R在空间允许的情况下,各模块之间最好能以地线进行隔离,防止相互之间的信号耦合效应。
5 F9 N* C" _: g' C; S8 x2 ~; n" G0 Y# H  O1 E) }
5、结论
; m2 J2 ^1 ^; o8 l8 H! M3 m- C射频电路 PCB 设计的关键在于如何减少辐射能力以及如何提高抗干扰能力,合理的布局与布线是设计射频电路PCB 的保证。文中所述方法有利于提高射频电路 PCB 设计的可靠性,解决好电磁干扰问题,进而达到电磁兼容的目的。
' O/ p% K4 g  Z: }
  }' ?/ ?3 C* ^. p* g

射频电路PCB设计全集.pdf

421.34 KB, 下载次数: 3, 下载积分: 威望 -5

该用户从未签到

2#
发表于 2022-8-1 10:30 | 只看该作者
认真学习技术上的知识
  • TA的每日心情
    开心
    2025-11-21 15:36
  • 签到天数: 1220 天

    [LV.10]以坛为家III

    3#
    发表于 2022-8-1 11:13 | 只看该作者
    不错不错,很是详尽和专业,学习下

    该用户从未签到

    4#
    发表于 2022-8-1 13:33 | 只看该作者
    多多分享实际的例子、有实际用处的。学习学习
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:26 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表