找回密码
 注册
关于网站域名变更的通知
查看: 503|回复: 11
打印 上一主题 下一主题

ESD问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-9-29 16:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我现在有一个四层和六层的板,顶层和底层都是按照模块分开铺地,然后通过内层的GND连起来,这样会不会促成回路面积太大,有干扰8 z; J6 y/ y4 K, G9 H! x6 Y, ^
顶层和底层连在一起不按模块分是不是会好点6 }. T$ I) i  o' z
  • TA的每日心情

    2020-7-21 15:38
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    2#
    发表于 2015-9-29 16:10 | 只看该作者
    感觉你不会做呢吧...

    点评

    有必要笑别人吗?  详情 回复 发表于 2015-9-29 16:18

    该用户从未签到

    3#
    发表于 2015-9-29 16:18 | 只看该作者
    kinglangji 发表于 2015-9-29 16:10
    7 j! ?7 M, L1 \感觉你不会做呢吧...
    - I# _$ E0 x5 @, x5 X5 ?! d* s
    有必要笑别人吗?) e* Z7 I2 E# b

    点评

    不是笑别人,这里没有嘲笑的意思.. 而是看他的问题确实不知道怎么回答.. 不知道你仔细看没,他是表层分地内层联通,而联通的方式又没给出,不知道是不是单点,我感觉不是的可能性很大... 如果光表层分开那对你说的所谓  详情 回复 发表于 2015-9-29 18:15

    该用户从未签到

    4#
    发表于 2015-9-29 16:19 | 只看该作者
    一般数模板通常都是按照模块分开铺地的,你的做法没问题。0 [( |3 }2 m  |, p- {: M. P! @

    该用户从未签到

    5#
     楼主| 发表于 2015-9-29 16:25 | 只看该作者
    我们现在ESD出了问题,给出的整改方案说这方面可能引起回流路径加大有干扰,所以咨询一下各位高手

    点评

    地层是正个平面还是按模块分割开的? ESD是对PCB试验还是对整个系统试验? 系统内有屏蔽和接地没有?PCB上的泄放是如何处理的? PS,个人理解啊,如果只对PCB进行优化,抗ESD性能很难取得大的进步..这玩意是整个系统的  详情 回复 发表于 2015-9-29 18:23
  • TA的每日心情

    2020-7-21 15:38
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    6#
    发表于 2015-9-29 18:15 | 只看该作者
    steven 发表于 2015-9-29 16:181 ~; u) E  q+ ~. e8 {3 b
    有必要笑别人吗?

    - @* q1 |' `7 s; D% `1 I. ^不是笑别人,这里没有嘲笑的意思.." z; d6 i4 F" A4 _
    而是看他的问题确实不知道怎么回答.." u+ D* P6 n+ y0 o1 E' r4 @4 B
    不知道你仔细看没,他是表层分地内层联通,而联通的方式又没给出,不知道是不是单点,我感觉不是的可能性很大...
    $ D) w$ K4 A* {) S# P* {# I如果光表层分开那对你说的所谓数模就没啥意义了吧./ P% o  A7 x* j) B7 p0 I) l
    如果说对esd的屏蔽,那这事也不太说的清,又说干扰云云...; e' b4 i3 ?4 m9 @
    一句话,还是先从走路学起,不要着急着跑.." ^: o* n8 A5 \! `& E1 X

    9 ?+ e( t+ U6 t/ m
  • TA的每日心情

    2020-7-21 15:38
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    7#
    发表于 2015-9-29 18:23 | 只看该作者
    豆豆娃 发表于 2015-9-29 16:25
    + ^  `6 n+ C2 B8 B我们现在ESD出了问题,给出的整改方案说这方面可能引起回流路径加大有干扰,所以咨询一下各位高手

    ' T% b# b5 L/ I. r3 U# |$ F地层是正个平面还是按模块分割开的?) X% Q5 j4 w/ L  c2 P& t8 P
    ESD是对PCB试验还是对整个系统试验?
    - Z5 }* d. ]( P$ `系统内有屏蔽和接地没有?PCB上的泄放是如何处理的?6 V' h1 C: h9 h9 E+ w& M

    4 Z& Q) i/ V5 {1 w. ?PS,个人理解啊,如果只对PCB进行优化,抗ESD性能很难取得大的进步..这玩意是整个系统的事..
    # A' E2 u! S, g3 \) A1 M

    该用户从未签到

    8#
    发表于 2015-9-30 08:50 | 只看该作者
    顶层和底层连在一起.但模拟的单独画出来.
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    9#
    发表于 2015-9-30 09:00 | 只看该作者
    如果是ESD问题要注意低阻抗路径,尽快把静电泄放到地平面,尤其是靠近接口位置的地,要可靠的紧密相连。

    点评

    學習  详情 回复 发表于 2015-9-30 09:28

    该用户从未签到

    10#
    发表于 2015-9-30 09:28 | 只看该作者
    dzkcool 发表于 2015-9-30 09:00& ^7 L7 R0 L; Q( W; p
    如果是ESD问题要注意低阻抗路径,尽快把静电泄放到地平面,尤其是靠近接口位置的地,要可靠的紧密相连。
    0 x1 \* J: n& {- z7 B* h$ Q
    學習
    3 X3 ]# j' A- `3 I! f( h# E$ y

    该用户从未签到

    11#
    发表于 2015-10-9 08:44 | 只看该作者
    学习了,最近也是碰到类似问题。

    该用户从未签到

    12#
    发表于 2015-10-15 09:51 | 只看该作者
    我的项目也按照你的思路做过。其实你这种做法也是有依据的。首先,表层是否大面积铺地,对于高速版和低速版,本身就是一个值得争论的问题,没有一个固定答案,哪种好;其次,在晶振电路设计时候,会要求表层单独分出一块地,然后过孔接内层地,改善受干扰影响;等等这些都可以说明,表层模块地,再过孔去内层地,有里可循;但要注意,回流路径不能过大,也就是关键信号边打过孔
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 23:01 , Processed in 0.171875 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表