找回密码
 注册
关于网站域名变更的通知
查看: 3586|回复: 14
打印 上一主题 下一主题

关于跨平面的说法。。。。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-5-30 14:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位达仁:: `. X  T% p& A; ^, b1 [' Y
        要是有一层地参考平面,而另外一面是电源平面,如下:/ R9 b% J5 _, r' ]7 g, ?
            TOP
% E4 C& A; C5 ^8 v            GND
6 U$ N! ?, ^9 Y( O: |7 N" Q! Z            SIGNAL  (这一层跨了POWER的分割线,对此信号危害大不大??)' v% E- @  o( u0 v
            POWER5 i; v+ C  k% Q$ ?) s
            。。
3 }( G' f- U7 I0 m1 U' t            。。) B! V( s1 Q+ z. u4 |* F' E
       请指教。

评分

参与人数 1贡献 +5 收起 理由
libsuo + 5 很好的问题

查看全部评分

该用户从未签到

2#
发表于 2008-5-30 16:43 | 只看该作者

!

危害是有的,你这个信号是经常反转的吗,如果是地址,数据什么就别这么弄了,如果是状态线实在没办法,可以在夸接处加一个电容,补偿回流路径。

该用户从未签到

3#
发表于 2008-5-30 20:48 | 只看该作者
由于PCB成本或实际应用所限,对于多电源系统,电地平面的分割在所难免(参考层的分割),但对于分割形成的slot(缝隙),确是应该关心有加!4 w: u3 P) D! N2 Q8 O& c, F
9 L( }0 l& G. J' l7 T' o3 R/ p
slot的最直接效应就是改变了信号的回流路径,如果走线穿过了参考层中的slot(阻抗不连续),回流电流肯定会绕过slot,从而造成回路面积的增大。如果在他上面有高速信号信号走过(就像liqiangln版主所提到的经常翻转,边沿造成的变化的电场==》变化的磁场==》变化的电场==》。。。。。。。),不断翻转的信号电平就会造成原来不存在的EMI问题。
6 ^6 a* n0 d4 a3 [: `; s; Q8 Z% F4 D
其实EMI问题可以理解为串扰,确定这种分割做造成的影响大小,某种程度上就是要评估在临近走线或者平面上所造成的串扰是不是可接受的。0 o2 h! n  B+ _( i

# j, H: b& ]. @9 {& C% b个人觉得评估起来是个挺复杂的事儿 可能经验在这儿更有用

该用户从未签到

4#
发表于 2008-5-30 20:51 | 只看该作者
烦劳有经验的前辈结合实例指导定量分析方法。
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2008-5-30 20:55 | 只看该作者
    原帖由 forevercgh 于 2008-5-30 20:51 发表
    % I: P- |& @0 W, w5 K烦劳有经验的前辈结合实例指导定量分析方法。
    见一些说法是在跨越的地方加电容 或者多打一些via# W+ B) [, Q! E/ C
    以形成返回路径的就近联通

    该用户从未签到

    6#
     楼主| 发表于 2008-5-31 18:19 | 只看该作者
    但是我们做日本客户的板时就不用去理会,所以我们国内的这样的要求是不是太严 了,在很挤的板里这是做不到的,加电容也很难做到。呵,请指教。

    该用户从未签到

    7#
    发表于 2008-5-31 23:52 | 只看该作者

    !

    但是我们做日本客户的板时就不用去理会: 如果你给东芝,NEC,sony我想着肯定会让你改版的,日本的要求是业内基本最严格的。% W9 E, A1 m# k/ B5 Y
    # q6 X6 G! X0 j8 M+ G. a( a$ i# f5 c- M4 F
    这么做肯定不好,环路引线电感增加,EMI增加,具体风险还不好评估,所以还需谨慎。

    该用户从未签到

    8#
    发表于 2008-6-2 11:50 | 只看该作者
    原帖由 object 于 2008-5-31 18:19 发表 / g- N2 E) @! j) }% g6 Q
    但是我们做日本客户的板时就不用去理会,所以我们国内的这样的要求是不是太严 了,在很挤的板里这是做不到的,加电容也很难做到。呵,请指教。

    , `7 _6 S8 |. k* Q2 Q不会吧,我和NEC有过交流,他们的要求也是非常严格的,在这边做的PCB全部要拿到日本本部去评审,技术要求很高啊
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
    发表于 2008-6-2 18:37 | 只看该作者
    原帖由 object 于 2008-5-31 18:19 发表
    * Q: }6 G6 f2 l. v4 |  j2 k但是我们做日本客户的板时就不用去理会,所以我们国内的这样的要求是不是太严 了,在很挤的板里这是做不到的,加电容也很难做到。呵,请指教。
    所以经常能做到的就是打via在跨越区了
    # I. P- U: R$ |8 v! F" ^* a这可以起到一定的效果吧
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    10#
    发表于 2008-6-3 21:48 | 只看该作者
    通常的高速设计都不需要考虑此种情况下跨分割区的影响,有一种情况例外,那就是signal到GND平面的距离远大于到POWER平面的距离。
  • TA的每日心情
    开心
    2023-2-2 15:59
  • 签到天数: 5 天

    [LV.2]偶尔看看I

    11#
    发表于 2008-7-11 22:14 | 只看该作者
    allen,那如果SINGAL到GND 和SINGAL到POWER的距离是一样的呢?那是以哪个做为参考层呢
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    12#
    发表于 2008-7-12 21:26 | 只看该作者
    原帖由 northji 于 2008-7-11 22:14 发表
    + q3 g  X, X( d1 R. h3 Q% Z, I' z$ qallen,那如果SINGAL到GND 和SINGAL到POWER的距离是一样的呢?那是以哪个做为参考层呢
    3 p& q4 m/ F# l
    两者都是参考平面,但主要以地为主。

    该用户从未签到

    13#
    发表于 2008-7-13 07:21 | 只看该作者
    这种我觉得明显得看什么信号了嘛,就像楼上几位高手说的,“日本板子”,为啥有位大哥说日本美要求改版,因为在不影响质量得情况下,日本人为啥要改版啊,跨了普通I2C信号人家估计鸟都不鸟,这要看要求看具体实际问题的

    该用户从未签到

    14#
    发表于 2008-7-21 12:59 | 只看该作者
    有一层地做参考,影响不大!

    该用户从未签到

    15#
    发表于 2008-9-21 18:29 | 只看该作者
    适当考虑在做层叠结构的时候让信号层靠近地层.因为信号是自动寻找阻抗最小的回流平面的,所以信号边上有地层,不必在意电源层分割,除非象Allen所说的"有一种情况例外,那就是signal到GND平面的距离远大于到POWER平面的距离"
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 20:08 , Processed in 0.171875 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表