找回密码
 注册
关于网站域名变更的通知
查看: 1818|回复: 7
打印 上一主题 下一主题

请教:Allegro约束管理器中BUS添加NET失败。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-5-14 10:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一个问题,烦请帮忙:1. 我在allegro约束管理器(Constrain Manager)中添加一个BUS,如下图所示: 首先创建BUS:CLK_BUS_POST RD, 然后再把NET:CK0_C,CK0_T加入BUS中。0 F/ O* d; |" @' ^

/ g2 C1 @9 }" j, Z; q/ x# z8 g, A2. 确认OK后,在此CLK_BUS_POST RD下显示的只是XNet: CK0_C,而没有成功添加NET:CK0_C,CK0_T?如下图所示。请问是什么原因导致的?谢谢! 9 Q0 P! V. }, a4 r- o
! _, E/ ^  i0 W! ~- l# H1 J

" {" L! m# f) G( V$ H. z
* _* z5 r& }: N8 `' S6 ~2 Z; }8 i$ ~. B" A- n) T7 i# K* R

该用户从未签到

2#
发表于 2015-5-14 10:25 | 只看该作者
BUS不是随便创建的,BUS顾名思义总线,你在命名上必须符合总线规范。你可以建立一个class,这个是根据你需要的牟总分类依据来建立的,比如这一组都是时钟,都是复位,都是电源,都是需要走20mil宽度的,都是阻抗有50ohm需求的等等,自己想怎么分就怎么分

该用户从未签到

3#
 楼主| 发表于 2015-5-14 10:41 | 只看该作者
谢谢回复。您请看第二张图我也创建另一个BUS:CLK_BUS_PRE RD, 它就可以添加NET:CK_C,CK_T。

点评

那我理解错了可能,不过严格意义上来说,这种划分成class是比较科学的 ,当然,只是个人习惯。  详情 回复 发表于 2015-5-14 17:24
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    4#
    发表于 2015-5-14 11:31 | 只看该作者
    是不是XNet:CK0_C已经包含了这两个net?

    点评

    看起来是的,但是我不知道如何来改,我试过选中CK0_C 信号,然后Edit-->Properties,选择Delete Signal_Model,现象依旧。[/backcolor]  详情 回复 发表于 2015-5-14 13:47

    该用户从未签到

    5#
     楼主| 发表于 2015-5-14 13:47 | 只看该作者
    dzkcool 发表于 2015-5-14 11:31
    % b3 a( `" F1 e" _5 {$ \5 _是不是XNet:CK0_C已经包含了这两个net?
    ! A5 H5 C# A: x
    看起来是的,但是我不知道如何来改,我试过选中CK0_C 信号,然后Edit-->Properties,选择Delete Signal_Model,现象依旧。6 v$ f8 }" g, E7 H0 _/ b

    点评

    你要把XNet:CK0_C所接的分立器件模型去掉,而不是把这根信号的模型去掉。去掉[/backcolor]分立器件模型后,这根Xnet也不存在了。[/backcolor]  详情 回复 发表于 2015-5-15 09:58

    该用户从未签到

    6#
    发表于 2015-5-14 17:24 | 只看该作者
    george3166 发表于 2015-5-14 10:41
    4 ?& P5 w4 T' ^" x( t谢谢回复。您请看第二张图我也创建另一个BUS:CLK_BUS_PRE RD, 它就可以添加NET:CK_C,CK_T。

    2 K8 w* @7 Z" A. g4 s那我理解错了可能,不过严格意义上来说,这种划分成class是比较科学的 ,当然,只是个人习惯。
    - S8 {' {, U% Q
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    7#
    发表于 2015-5-15 09:58 | 只看该作者
    george3166 发表于 2015-5-14 13:47
    + _6 t3 @1 P# ^0 s+ Q: E1 Y看起来是的,但是我不知道如何来改,我试过选中CK0_C 信号,然后Edit-->Properties,选择Delete Signal_M ...
    , u# [) P# B1 k7 ?5 X! k
    你要把XNet:CK0_C所接的分立器件模型去掉,而不是把这根信号的模型去掉。去掉分立器件模型后,这根Xnet也不存在了。$ t& s, q* a% k# S0 J! O: T

    点评

    我把CK0_C接的器件模型更新就可以解决问题了。非常感谢!  详情 回复 发表于 2015-5-15 14:57

    该用户从未签到

    8#
     楼主| 发表于 2015-5-15 14:57 | 只看该作者
    dzkcool 发表于 2015-5-15 09:58
    " P4 z' n: W% H; N0 d: w6 M你要把XNet:CK0_C所接的分立器件模型去掉,而不是把这根信号的模型去掉。去掉分立器件模型后 ...

    $ b+ L' F5 N1 e" W我把CK0_C接的器件模型更新就可以解决问题了。非常感谢!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 19:58 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表