找回密码
 注册
关于网站域名变更的通知
查看: 6991|回复: 12
打印 上一主题 下一主题

1/4波长规则?

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-8-12 11:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在layout走线的时候有个1/4波长规则,说是因为考虑EMC、EMI。想问的是:, Z0 a- \/ ]& e5 U& G
1.什么是1/4波长规则? 针对整个net还是一段net? 内层和表层一样么?7 @% x; g& i0 B) D+ f9 P+ }. R
2.具体怎么算1/4波长的长度?( X. g" @+ f, f
谢谢!!!

该用户从未签到

2#
发表于 2009-8-12 12:19 | 只看该作者
1/4是指PCB的走线长度要小于这根线上信号波长的1/4,因为1/4的波长的走线就是一个非常好的发射天线。9 r3 E! T" K# H7 n7 T* [% [

; I4 \0 C5 O. }8 h4 i9 G2 J# C. d波长(λ)=光速/频率。) B" P( x9 S' M0 ^2 E9 C" l% y
一般建议小于1/20λ才是最佳走线长度。4 i* k$ n; n" L; q: m" l
如100M频率的走新, 波长为3M;1/4λ=75cm;走线长度最好不要超过1/20λ=15cm。

该用户从未签到

3#
 楼主| 发表于 2009-8-12 13:46 | 只看该作者
但是问题是,如果遇到高速信号线呢,比如几个GHz的时候,波长就只有1个inch,走在1/4波长之内是不太可能的了。那要怎么避开所谓的天线呢?

该用户从未签到

4#
发表于 2009-8-12 22:50 | 只看该作者
那就依靠屏蔽,和PCB叠层结构来克服了。

该用户从未签到

5#
发表于 2009-9-18 20:05 | 只看该作者
学习了

该用户从未签到

6#
发表于 2009-9-23 10:29 | 只看该作者
那就依靠屏蔽,和PCB叠层结构来克服了。
! x& e% Q+ E$ _' c+ J$ Q请问具体怎么做呢?

该用户从未签到

7#
发表于 2009-10-8 12:42 | 只看该作者
走在内层

该用户从未签到

8#
发表于 2011-6-23 21:16 | 只看该作者
学习了!嘿嘿!

该用户从未签到

9#
发表于 2011-8-15 08:42 | 只看该作者
谢谢

该用户从未签到

10#
发表于 2013-5-21 23:43 | 只看该作者
学习了,谢谢!

该用户从未签到

11#
发表于 2013-5-23 13:31 | 只看该作者
学习,谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 13:35 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表