找回密码
 注册
关于网站域名变更的通知
查看: 296|回复: 1
打印 上一主题 下一主题

掌握Jz2440_ARM芯片时钟体系

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-5 11:04 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第001节_S3C2440时钟体系结构
% N9 H+ w+ ^% s4 k+ |7 z  `
0 H2 t0 Q. T& ^! ~
S3C2440是System On Chip(SOC),在芯片上不仅仅有CPU还有一堆外设。
7 O' D5 c& d2 u6 k; p

# ]& z; K- ]3 ?. v至于有哪些外设,可以查看参考手册。在S3C2440参考手册的第一章PRODUCT OVERVIEW里面有个BLOCK DIAGRAM图:0 f4 t1 a: V& u- ~
/ M  @; G" y/ H* C% C' ]1 v+ |
  B  h% @# |, v! a
" n, a" O* b) C( S% ^# H' ]

, z- W6 t! W( @) o& G' }5 U" c  V可以把该图分为上中下三块,上面的是与CPU密切相关的,工作于FCLK;中间的一些对性能要求较高的设备,像LCD显示、相机等,在AHB BUS,H即为High,高速之意,工作于HCLK;下面的是一些对性能要求不那么高的低速设备,在APB BUS,P即为Peripheral之意,工作在PCLK。
& |7 d( B  z) L- m6 K
1 E# D* ^3 Y7 w& b
4 U* l$ N# t. s# G$ I
在参考手册的特性里介绍了S3C2440的工作频率,Fclk最高400MHz,Hclk最高136MHz,Pclk最高68MHz。0 }8 a0 Z1 ^- ^" _# I
5 ]4 P/ i- x3 N

+ d$ b" k. @$ t/ _6 k/ ~如何得到以上的三种时钟?  l1 X, W( W% P! M; s
6 V8 ^- K% T- l  _. c& V
6 J0 }- ^) U. b! y6 W( B, Z* T! b, H
游客,如果您要查看本帖隐藏内容请回复
. |7 |  c  P8 b0 `0 X; L9 D( a) G

: c4 Z, I+ u* F3 ^1 ^6 I2 d8 r0 l5 k( v& O4 x; \" i
, C& J, S5 s* {; X& n4 y7 m- ~

  a3 G$ r0 ^- T( o

该用户从未签到

2#
发表于 2019-7-5 17:56 | 只看该作者
研究一下,谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 21:00 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表