|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Yu_Shuang 于 2013-10-20 17:10 编辑 7 p9 x# I; `$ a4 k
0 [) U' U2 ], o5 o7 _1 Z. v
小弟我又来了。
2 x! o% d( E2 L5 M- z8 W& J# z! m* Y7 |* J- m8 Z
现在奉上我的最新进展。6层板改成了八层板,自己给自己降低一点布线难度,同时也给我老师增加了一点经费预算{:soso_e127:} ; J$ ^6 E7 c& Q3 t/ f" T7 v
0 z" I2 u& d' l7 t4 W5 p我在大神的指导下,已经把ddr2部分的addr和控制线做了预布通。用的是远端拓扑。
8 Q3 c+ x* ` B. d请各位大神过目,给出改进意见,并指导我下一步工作。
# N( q' j9 Y) h
' O S: M4 z$ Z我的思路是:* M! ^- z- \. Q& }7 n. \
1.看看当前的方案和走线有什么问题,哪些地方需要改进和调整。
, w% J( i5 c* S) h) Y& a+ v! r2.接下来要把板外的去耦电容放进来,放进来的同时调整已有的过孔和走线。
2 K y- v9 _7 M3 a* D$ I8 ~3.然后把地址线什么的都连起来。# A/ W; z; F5 h1 N) M8 K3 c2 N- {
4.都布通之后,再设置约束规则,做等长,等长做完之后呢,ddr2部分就算完工了,也算是整板的核心部分吧。* @2 R: D _+ c1 x1 P/ N
5.接下来开始布bga除ddr2部分的走线。: u) m4 A9 @1 D( ?' g" }9 n* F
。。。: Z6 L+ e; g. u6 D+ a6 ~
% s6 b( w2 P% T" e大神告诉我说,要学习基本的走线技能,电源部分如何打孔,如何走线,ddr的走线方式什么的,起码要培训几个月以上,才能真正的开始走线。% q9 _( n( ?8 a& g2 ?1 l( N
我确实被吓到了。。。。这些我确实不会。我也知道我需要学习的还有很多很多,布置电容时如何预留走线空间啊。。去耦电容到底如何放置啊,如何走线和打孔啊,(虽然看书上已经知道了个大概,但是到实际操作时,还是不知道如何是好)。约束规则设置成多少合适啊,依据是什么啊。走线的宽度和过孔的大小,是否易于加工啊,板厚和孔径怎么根据具体情况选择啊,等等等等。。。
% L E& Q* E3 I# r3 c7 I5 _8 j! ~; X' A. ]% j; Z3 O
但是我现在的目的只有一个,尽快做完这块板,制板,测试成功,就万事大吉。) `+ l4 o9 X" L; s/ X: O
很可能我做完这块板,我以后不会再做高速PCB的布线了,最多就是画画单片机,和100多m的低速板,根本不需要做等长约束啊神马的,连通即可。 j: a2 E) X7 ]9 W7 g6 a
所以呢,嘿嘿,我只要把这个板搞出来,就谢天谢地谢大神。
+ F/ U/ B \2 e
: [6 l# S% q- z其实通过这个学期的学习,我对PCB产生了浓厚的兴趣。如果我后面有机会从事PCB工作,我想我一定会好好学习的。
- ^2 g6 ^/ B9 ^& J但是现在,我只关心如何尽快能把这个板子做出来。我要学的不是整套PCB走线理论,
* z; s. H9 P1 `+ t而是:做这块板,应该怎么做成功,重在如何做,而不是为何这样做。$ |$ h( X6 C6 [' i
我的目标也很明确,就是做出PCB,能用!还请各路大神不吝赐教。 s" K, Y% n" K! e! Z! U
2 h4 S1 i c4 S; i; P, z' w第一次奉上原理图。7 L$ v9 j8 b! A: Q
, I) b7 u3 {& ]0 [原理图 PDF
o/ K) j# _7 j9 s
SCHEMATIC-S5PV210.zip
(352.26 KB, 下载次数: 56)
% v" Z& S/ C7 q7 t5 p$ q q
( b" n1 z& O1 Q. q% f( k0 pPCB cadence16.3以上(含16.3): n* r% R! X4 d' G$ \; c0 A
S5PV210Core_20131019_V0.0.51.zip
(647.42 KB, 下载次数: 110)
|
|