|
|
大胡子 发表于 2012-12-27 19:18 ![]()
8 t4 o0 ]; H# t+ F: T+ w1 U6 q# V刚才写错了,重新修改了。
+ A' _8 }7 D3 [还是这个问题,请教jimmy 帮我解答一下,先谢啦!
' i! d% g6 E4 X5 G( b1.FPGA控制DDR2,引脚分配 ... 8 a( M9 t% {! p: n# S7 S' c2 r
+ T# n+ h* A1 \! W
1.FPGA控制DDR2,引脚分配必须是DDR2的DQ/DQS/DM引脚对应FPGA的DQ/DQS/DM引脚吗?
" I) e, t6 e& L& f' T# r7 q2 Y# v. E( Q6 v5 l( D
. [. B; K+ U4 `Q1:对。尽量参照FPGA本身的管脚配置,这样你在软件配置时也比较方便,不用再重新核对管脚分配。" F" b% O( @% ]0 ~+ O
/ v, P" F: g: ]4 ~' i
2.如果按1中说的对应,FPGA的Bank3有三个DQS,分别为DQS1B、DQS3B和DQS5B,是否也要求每组DQ都要和各自对应的DQS配对,即DQS1B应该和DQ1B为一组,DQS3B应该和DQ3B为一组,DQS5B应该和DQ5B为一组。
8 M; x' E9 x8 w" t" O, y
, X1 A% P7 K% P% {9 uQ2: DDR2的DQS应为两根。你可将这个芯片的datasheet(相应的页数标出来)上传,大家一起讨论。
7 l9 ^0 U! Q1 {( n5 M" h: d
) I7 I( i/ }! o2 B5 N3 q5 ^! E, A- z- _" I' z: @# P
3.假设ddr2用了FPGA的两个bank,并且这两个bank的引脚没有用完,空引脚怎么处理?我看过有的开发板接1.2V,是否可以不接?
" f& B+ x; [5 k% Q希望各位大师能够解答,对你有用哦。: L5 @3 q8 {( P& J6 F: i
- K* q* I# l; W, `3 O* J6 |/ H4 x
Q3:空引脚可以留一些出来方便调试(前提以不影响布线空间为主)原理图上可以为这些引脚加上测试点。 |
评分
-
查看全部评分
|