找回密码
 注册
关于网站域名变更的通知
查看: 3841|回复: 13
打印 上一主题 下一主题

晶振下面为什么要打孔呢?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-3-20 11:48 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

: F' E' H  \9 R8 H! I! d; v' A$ q0 d% f; x( V! C! E% }
我们新来的PCB工程师这么处理晶振,不知道有什么好处呢?不会短路吗?
  • TA的每日心情
    开心
    2019-11-19 16:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2013-3-20 13:48 | 只看该作者
    晶振,一进一出,另外两个是GND。这样的,还是头一次见。
  • TA的每日心情

    2019-11-20 15:11
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2013-3-20 13:57 | 只看该作者
    这个就是晶振,我记得,一边接电源,一边单根到IC。 双脚接过去的都是晶体。

    该用户从未签到

    4#
    发表于 2013-3-20 14:04 | 只看该作者
    1脚4脚接电源了,是有源晶振吧。但中间的地应与2脚相连,不知是不是没看到铺铜的效果?3脚输出走线太随意了,最好有地保护。

    该用户从未签到

    5#
    发表于 2013-3-20 14:06 | 只看该作者
    meng110928 发表于 2013-3-20 13:48
    % C% i/ ?& X' e) j# ], m' C晶振,一进一出,另外两个是GND。这样的,还是头一次见。

    3 S4 d' b. |: Y2 t这个是有源晶振,你见过的是无源晶体。9 T% p+ L9 c: R  w
    晶体是无源器件,晶振是有源的,前者是信号“滤波器”后者是信号“发生器

    评分

    参与人数 2贡献 +10 收起 理由
    shirly229 + 5
    meng110928 + 5 对头!

    查看全部评分

    该用户从未签到

    6#
     楼主| 发表于 2013-3-21 10:43 | 只看该作者
    本帖最后由 慕小北 于 2013-3-21 10:45 编辑 5 c0 `/ ?2 p9 R0 z2 y$ |3 m
    CDB0922 发表于 2013-3-20 14:04
    : w* f, P1 y) t; M/ X4 `4 i1脚4脚接电源了,是有源晶振吧。但中间的地应与2脚相连,不知是不是没看到铺铜的效果?3脚输出走线太随意了 ...

    % R& G6 ?5 ^) [  ^- u' m
    * M/ j' \  j$ g# T) N不需要包地哦。我们晶振的时钟线不用包的,晶体才要包地
    6 ~8 G' S+ [& B0 g# e8 r; A0 ~1 P
    只要做到4W间距就可以了。
    - f7 h" y6 H. E
    7 H! Q  o5 y5 {& p0 s# c2 t- V8 ^中间的地灌铜后会和2脚连上的。

    该用户从未签到

    7#
    发表于 2013-3-21 13:48 | 只看该作者
    画蛇添足

    该用户从未签到

    8#
    发表于 2013-3-21 16:37 | 只看该作者
    不错

    该用户从未签到

    9#
    发表于 2013-3-21 16:42 | 只看该作者
    本帖最后由 jimmy 于 2013-3-21 16:49 编辑 ! X6 u; n; U" @4 L0 u
    vmax 发表于 2013-3-21 13:48 . Y6 ]! q4 Y7 i8 G. E
    画蛇添足
    ! f0 |& x6 a* l) j5 [9 ?

    ' W8 R! y$ y( q, O; N: R0 {为什么这么说呢?, A9 Q7 e) C) e+ ~

    " m8 u+ R; X1 _8 {; n晶体振荡器下铺地,并打一些地过孔和地层相连接,可以吸收晶体谐振器辐射的噪声。

    点评

    高手一针见血!!学到了!吸收晶振的噪声  发表于 2013-3-22 08:52

    该用户从未签到

    10#
    发表于 2013-3-21 17:02 | 只看该作者
    我们会在晶体下面地覆铜

    该用户从未签到

    11#
    发表于 2013-3-22 09:29 | 只看该作者
    lzscan 发表于 2013-3-21 17:02 : X9 t, |$ i2 r, V5 \
    我们会在晶体下面地覆铜

    # M# Z# J5 r) c8 |7 E( y覆铜后也是要回流至地平面的。
    % M5 e& I+ _0 X9 b' u& g1 Z/ V% V" j" T/ _4 y1 K
    如果有打孔的话,就能就近回流了

    该用户从未签到

    12#
    发表于 2013-3-22 10:22 | 只看该作者
    jimmy 发表于 2013-3-22 09:29
    % t" S7 C2 ]: ^6 C! h8 ?覆铜后也是要回流至地平面的。' X1 i/ u# {+ e6 r" d& E" R

    * W! M; u0 w8 o5 S) C: h/ m如果有打孔的话,就能就近回流了

    7 p" M) w; ?9 u" V5 l我们一般禁铜,直接镂空到地参考层

    该用户从未签到

    13#
    发表于 2013-3-28 10:26 | 只看该作者
    有缘的,最好是这样了,如果不是这样,个人感觉只铺地不加via,还不如镂空那块地

    该用户从未签到

    14#
    发表于 2013-3-28 11:21 | 只看该作者
    是不是也有屏蔽作用
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-27 03:59 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表