找回密码
 注册
关于网站域名变更的通知
查看: 379|回复: 1
打印 上一主题 下一主题

RK3588 EVB开发板原理图讲解【四】

[复制链接]
  • TA的每日心情
    开心
    2023-3-6 15:51
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
     楼主| 发表于 2025-3-7 15:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本章节讲解RK3588 PCIE接口
    + k8 P8 C8 v) {

    $ a1 m, c5 p  ?) {. xRK3588 是瑞芯微推出的高性能处理器,其 PCIe 接口相关介绍如下:
    / H# K* Y6 r' U6 P1 \接口标准及特性PCIe(Peripheral Component Interconnect Express)是一种高速串行接口标准,用于连接主板和外部设备。它具备以下特性:$ L! U( C% `6 L3 T

      + }4 A5 Y* x: v6 g' A" C7 e3 p
    • 高速传输:提供高速数据传输通道,速度以每秒传输的数据位数表示,如 PCIe x1、x4、x8、x16 等,每个通道带宽可按需扩展。
    • 点对点连接:采用点对点连接架构,设备直接连接到主板上的 PCIe 插槽,不与其他设备共享带宽,有助于减少延迟、提高性能。
    • 热插拔支持:允许用户在计算机运行时添加或移除 PCIe 设备,无需重启计算机。
      & |. O7 ?) B6 c

    " g: M3 Q) T7 @8 O$ Y) P
    RK3588 的 PCIe 控制器RK3588 共有 5 个 PCIe 控制器,硬件 IP 相同但配置不同。其中一个为 4Lane DM 模式,可支持作为 EP(Endpoint,端点设备)使用;另外一个 2Lane 和 3 个 1Lane 控制器均只能作为 RC(Root Complex,根复合体)使用。
    & C4 Y1 ?9 `# O. y  j! JRK3588 的 PCIe PHY(物理层)
    & ~6 d% J6 U* F; h( c: w有两种 PCIe PHY:
    $ g+ J4 v' ~* D! I" K1 Z: z
    - y% u9 @1 ~; [

      % f  m6 L! N! L( R) r
    • pcie3.0PHY:含 2 个 Port 共 4 个 Lane,这 4Lane 可根据实际需求拆分使用,拆分后需在 DTS 中合理配置对应的控制器,无需修改驱动。
    • pcie2.0 PHY:有 3 个,每个都是 2.0 1Lane,跟 SATA 和 USB combo 使用。
      ! D3 ^. p- y  P/ T2 j9 T* o
    ! d9 y6 l- @6 S& l6 o
    接口配置支持 PCIe 3.0 x4/x2/x1 配置,可通过该接口连接各种扩展卡、固态硬盘、网卡等外部设备,实现高速数据传输和系统功能扩展。不过,具体的 PCIe 接口配置可能因不同厂商的设计而有所差异,实际应用中需参考 RK3588 的开发手册或厂商提供的技术文档,以了解具体的接口配置和使用方法。
      ~1 d8 i3 Y# S( h2 M' ^) ^& u& ]9 V3 f" e8 M. P  ^" u
    3 c  T. J' C% q/ o. E
    RK3588 芯片拥有 5 个 PCIe3.0 控制器:(DM 是 Dual Mode 缩写,RC 是 Root Complex 缩写。)8 V* B  X! N( c+ r1 I) `
    1. Controller 0(4L),PCIe3.0x4 Controller x4 Lane(DM)1 C" Z6 X( D5 A* U
    2. Controller 1(2L),PCIe3.0x2 Controller x2 Lane(Only RC)& E( q- i& e# ?4 y; E6 ^
    3. Controller 2(1L0),PCIe3.0x1_0 Controller x1 Lane(Only RC)9 `" S) F; x$ s* k8 r
    4. Controller 3(1L1),PCIe3.0x1_1 Controller x1 Lane(Only RC)/ \: V% c5 Z/ i2 L
    5. Controller 4(1L2),PCIe3.0x1_2 Controller x1 Lane(Only RC)
    4 w- w! A% K7 M' i2 ?2 个 PCIe3.0 PHY,数据位 2Lane,PCIe3.0 PHY0 和 PCIe3.0 PHY1。9 U# X3 l8 n! O& F. x
    3 个 PCIe2.0 Combo PHY,数据位 1Lane,PCIe2.0/SATA3.0 Combo PHY0、PCIe2.0/SATA3.0 Combo
    $ c  j( \7 L/ H! ~# I. X6 r3 QPHY1 和 PCIe2.0/SATA3.0/USB3.0 HOST Combo PHY2。
    ( _  V8 n1 v& tController 和 PHY 之间的映射关系图:9 i$ ~9 g0 L, x: W
    ! x0 S& P9 E! G, {3 B- t
    8 p' Z! i" G+ S4 l/ R9 \
    : L  \, K. t9 ?5 C% v% L, [
    RK3588 可支持多种 PCIe 模式的组合,最多可以 5 种模式同时使用。具体如下图
    ' L* F+ T- C: ~- k
    ) K& D) U8 z+ @/ d% t% p
    2 Q1 H8 W/ V1 _6 _; i2 K: O  d) l# j' c; I3 Q! n
    现在直接来看下RK3588 EVB这个开发板的pcie原理图设计

    : T) M: H9 H1 `$ @3 J: N开发板设计了一个pcie3.0 4lane接口$ W; V% N) w' d8 c7 }$ ]
    1、主控输出部分
    % O% t$ I( |8 W2 B6 x# l) y& L, K* G) d& t
    直接拉出即可,注意加滤波电容在电源端口,
      Z. z+ L. W& ^9 p2 G
    1 R& [( f# W+ X7 p1 R8 ]2、设备端接口电路
    + h6 G5 m$ n  z6 F时钟发生电路
    6 N  B# B6 d" o" B# L' L8 w3 o5 `
    1 C& A9 {. L1 o" m; v& u$ \电路基本功能% ^, \2 e8 i1 \2 z3 O+ Y
    这个电路的主要功能可能是为某个系统级芯片(SOC)或其他数字电路模块提供稳定、低噪声的时钟信号。通过时钟缓冲器增强时钟信号的驱动能力,并利用阻抗匹配和滤波等措施确保信号的可靠传输,以满足系统正常运行的时序要求。( t4 \6 R; V" @" E3 A
    电源部分
    图中可以看到多个标注为“VCCAV3_P14C_05”的电源连接点,这表明电路使用了3.3V的电源。电源通过电容(如C8413、C8412等)进行滤波,这些电容的作用是去除电源中的高频噪声,确保为电路提供稳定、干净的电源。
    晶体振荡器(X8400)
    电路左侧有一个晶体振荡器(X8400),其频率为25MHz(从标注“25.000M”可知)。晶体振荡器产生一个稳定的时钟信号,这是许多数字电路正常工作的基础。它通过一些电阻(如R8414)和电容(如C8401、C8402)与其他电路元件相连,这些元件共同构成了振荡器的外围电路,用于起振和稳定振荡频率。
    时钟缓冲器/驱动器(U8400,型号为PI6C557-05BLE)
    晶体振荡器产生的时钟信号输入到U8400芯片。这是一款时钟缓冲器/驱动器芯片,其主要功能是对输入的时钟信号进行缓冲和驱动,增强信号的驱动能力,以便能够同时为多个负载提供稳定的时钟信号。它有多个输出引脚(如P14C_CLKOUT0 - P14C_CLKOUT3),分别连接到不同的后续电路模块。
    信号传输与匹配电阻
    从时钟缓冲器输出的信号线路上可以看到多个串联和并联的电阻(如R8406 - R8409、R8415 - R8418等)。这些电阻主要用于信号的阻抗匹配,减少信号在传输过程中的反射和损耗,确保信号能够准确、稳定地传输到目标电路(如标注为“TO_SOC_RCCSL”等的模块)。
    滤波电容
    在各个电源引脚和信号线路上还分布着许多小电容(如C8418、C8419等),它们进一步对电源和信号进行高频滤波,提高电路的抗干扰能力和稳定性。

    ! o, O- p3 f$ v: {% Q: {" ~
    时钟输出配置电路

    8 u& f5 m0 n0 Y# k, K, J" {
    6 E& \7 o6 J5 b

    " o8 }8 z& S8 e  u& B# ?& I2 x( W! b  O9 D8 {' ^: L5 t
    . N9 i* G" P; V9 z% {
    主要功能是将输入电源转换为适合 PCIe3.0 设备的 3.3V 电源,并对电路进行控制与滤波等处理。
    4 F: B6 e& c7 o; U9 b电源输入与转换; {' I* e# |, L( O# A" R
      $ O# Z; |/ b. j% \7 O9 C. o
    • 输入电源:图中 “VCC12V_DCIN” 为 12V 直流输入电源。它先经过电容 C8432(10μF,耐压 25V)和 C8433(100nF,耐压 50V)进行滤波,去除电源中的高频和低频噪声,确保输入电源的纯净。
    • 电源转换芯片:U8402(型号为 SY8113B/SM8103ADC,封装 SOT_23_6 )是电源转换芯片。其引脚 5(VIN)连接输入电源,在 4.5V - 18V 输入电压范围内工作。芯片通过内部电路将输入电压转换,引脚 3(FB/OUT)为反馈与输出引脚,通过连接外围电阻 R8430(232KΩ,精度 1%)和 R8433(49.9KΩ,精度 1%)来设定输出电压。根据公式计算(假设反馈电压 FB = 0.6V ),输出电压 Vout = 0.6V×(1 + R8430/R8433)≈3.3V,即转换为 VCC3V3_PCIE30 的 3.3V 输出,为 PCIe3.0 设备供电。引脚 6(LX)通过连接电感 L8400(4.7μH)和电容 C8428(100nF,耐压 25V)等组成的 LC 滤波电路,进一步稳定输出电压。5 g  A9 \) F! C7 s/ }: w; S
    控制电路
    + r4 U! U# P: P) D: \1 L( F

      % Q# q+ _1 @8 W, O) J
    • 使能控制:芯片 U8402 的引脚 4(EN)为使能引脚,受 “PCIE30x4_PWREN_H_GPIO3_D5” 信号控制。当该信号为高电平时,使能芯片工作,允许进行电源转换;为低电平时,芯片停止工作。
    • 开关控制电路:由 Q8400(PMOS 管,型号 WPM3407 - 3/TR,封装 SOT_23 )和 Q8401(NPN 三极管,型号 S8050,封装 SOT_23 )组成。当 “PCIE30x4_PWREN_H_GPIO3_D5” 为高电平时,Q8401 导通,使得 Q8400 的栅极电压降低,Q8400 导通,从而使 12V 电源(VCC12V_PCIE30)能够为后续电路供电;当该信号为低电平时,Q8401 和 Q8400 截止,切断电源供应。4 ?( q8 `% ~, B' T9 h8 K
    滤波电路
    & A% d9 C; j$ h9 X
      ) k; [2 _( ?7 S0 I
    • 输出滤波:在输出端,VCC3V3_PCIE30 连接多个电容,如 C8434(22pF,耐压 50V)、C8435(120μF,耐压 20V)、C8436(10μF,耐压 6.3V)和 C8437(100nF,耐压 10V)。这些电容进一步滤除输出电源中的高频和低频噪声,保证输出电压的稳定和纯净,为 PCIe3.0 设备提供稳定可靠的电源。
      # b) K, R# S% b; h' q( z0 a
    RK3588 EVB开发板原理图连载,以下是之前章节的链接:
    0 w2 c: \( Z& f: N" t0 E/ d; jRK3588 EVB开发板原理图讲解【一】
    ; X3 L3 k) V2 i6 n- wRK3588 EVB开发板原理图讲解【二】
    " x  g# Z1 e3 D2 ]8 s- ~- U! u6 x8 s6 `RK3588 EVB开发板原理图讲解【三】# P! L2 Y1 q- R. S/ ?' Z5 i% B

    ) B- ^& g( k% V! G5 x' Z! ?: [5 _

    该用户从未签到

    2#
    发表于 2025-3-7 15:55 | 只看该作者
    有开发板吗
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 14:34 , Processed in 0.171875 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表