|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。
2 l/ D$ }. a3 M8 i& D% ^9 [1 {0 G2 Y$ O' R+ ?) v
1. 实际跑SI RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ? 7 d* Y& \' Z% _% v; n2 m
2. hfss 一般按照“问题1 频率”的3倍还是5倍去仿真比较合理 ?
( ?" K$ w6 c) }, R, A& K2. 内部时钟频率为什么这么多年都提不起来? IC内部有什么结构限制了么?
, @4 V/ V; ^; ^
/ D# T) d* o r8 R% H8 H4 Z5 |
+ i5 `5 [$ w+ MInternal Rate: SDRAM内部时钟频率MHz* C& O1 G, \, Q
DDR1 SDRAM内部时钟频率=100-200MHz$ E- e9 i: U0 N2 @; p: u# g# t
DDR2 SDRAM内部时钟频率=100-266.67MHz
! C: V6 Z7 v* U! ~$ r+ UDDR3 SDRAM内部时钟频率=100-266.67MHz
7 E% E) Z- X# t* ]* }DDR4 SDRAM内部时钟频率=133.33-266.67MHz8 ? `. S' Q h9 ]) @
( t* V% b, @* c5 A- c4 M# AI/O Bus Clock: 总线时钟频率MHz. E# Z; K, M9 @+ v3 r+ E
DDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz& X( U* j9 l$ a' k: i( A7 Y: J9 e& M
DDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz
" F0 B _( |! v" _: x! PDDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz5 w" t& s# x* T7 s# `+ `
DDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz- h0 d/ R$ [2 S. n: z% \
- b1 r9 m+ t1 B/ B+ B2 ^Transfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200
1 }) ], B+ W2 q) q: {! {DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
" h. j- o+ K( b9 l+ EDDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s* ^2 p+ `9 l) P8 P3 H
DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s
4 S7 ~. Y8 _: ~5 QDDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s- h I/ G. X ?8 |/ C
+ ~# U: w Z( C( C% Q
5 B* X% \1 A5 B" z( N$ T& F1 s& z9 u# M2 B- F
|
|