|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
随着 IC 设计的规模更大,速度更快,以及便携式设备的广泛需求,设计中功耗的问题越来越凸现出来,所以在整个设计流程中就需要对功耗进行分析和低
9 l0 k/ F: _5 L1 D& }功耗设计,这些技术可以保证芯片的每一部分都能高效、可靠、正确地工作。
7 n3 [0 _# a7 l. B5 x" e! R4 a5 ]4 {* H
" _0 U! B, G3 L: R, N* X, t% `选择合适的低功耗手段,必须以细致的功耗预估为前提,并且也要掌握工具的适用范围和能达到的低功耗底限。在流程中尽可能早的分析出功耗需求,可以# B( }9 V! N, E
避免和功耗相关的设计失败。通过早期的分析,可以使用高层次的技巧来降低大量的功耗,更容易达到功耗的要求。
1 J* Q! f- j8 I" f" Q2 o L7 P
. e% R1 A9 p) y: f) t1 v7 k+ K# X5 y6 c, {. E2 x6 ~5 M+ _
5 I) r1 A- @1 F* p: d: J: N
: ]2 x7 T3 P7 N: ?" S3 T8 h( @- K' {
4 s, |1 [! W, f: n% ^' ^) {; K9 w1 g1 j- m! |
|
|