找回密码
 注册
关于网站域名变更的通知
查看: 412|回复: 4
打印 上一主题 下一主题

Cadence验证好的电路如何用于下次设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-11-15 18:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我使用cadence画的原理图,板子已经调试完了。) [0 A" \& `5 v4 ^4 v+ q# ^
CPU一侧的DDR走线,以后再做板子就不想动了,这个怎么重复使用呢,如果我再做板子,层数变了呢,走线还能直接用吗, n3 N. I! ~# H  Q" O  _
不知道大公司是怎么重复利用这种验证好的部分% q! t. |( r- j7 A4 q9 h
6 W# |0 {# X8 R9 }6 l

该用户从未签到

2#
发表于 2022-11-15 18:44 | 只看该作者
本帖最后由 tick_tock 于 2022-11-15 18:45 编辑 7 e, V  w4 b* U% L" Y
' }' g% e, C8 Z- h- S/ w4 p  s0 p
Cadence提供了将原理图和PCB布局结合起来做成一个module(模块)的功能。module可以称为复用模块、模块 或者 复用电路。+ |, O: u- f0 V; y6 q! K

! V4 P3 o" a& lTool -> Annotate…,打开Annotate窗口。在Annotate窗口的PCB Editor标签页中,勾选Generate Reuse module(生成复用模块),点击确定。
0 ?8 {+ ]* G$ ?. t6 }& D' L

该用户从未签到

3#
 楼主| 发表于 2022-11-16 10:00 | 只看该作者
这个复用模块可以做成像元器件原理图封装一样的模块不,打包一下DDR部分原理图,下次设计像一个元器件一样拖进去
. P3 @7 M  y3 m( f' q. t+ G另外PCB走线那块怎么复用,跟原来的板子层数不一样,DDR走线部分怎么复用

该用户从未签到

4#
发表于 2022-11-16 17:48 | 只看该作者
module 和 sub-drawing都行 叠层改变了 阻抗也会变 最好嘛跟板厂沟通  让他们调整叠层 线宽线距调整最小

点评

module就可以把布局和走线一起导入了吗  详情 回复 发表于 2022-11-18 16:04

该用户从未签到

5#
 楼主| 发表于 2022-11-18 16:04 | 只看该作者
Tomtraly 发表于 2022-11-16 17:48+ q" i5 F0 s8 s1 U' y
module 和 sub-drawing都行 叠层改变了 阻抗也会变 最好嘛跟板厂沟通  让他们调整叠层 线宽线距调整最小

  @* r( G1 E- F0 U! d. D9 fmodule就可以把布局和走线一起导入了吗
) t& n. g8 V- D0 O2 M0 T7 b
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 13:26 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表