找回密码
 注册
关于网站域名变更的通知
查看: 398|回复: 3
打印 上一主题 下一主题

[EMC小知识] EMC之PCB设计技巧

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-7-1 13:58 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 geronimo123 于 2022-7-1 13:59 编辑 * d' a% d% h% R$ B- Z5 W5 }6 P; o
/ k/ Q+ l/ d; ]. U0 g
电磁兼容性(EMC)及关联的电磁干扰(EMI)历来都需要系统设计工程师擦亮眼睛,在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下,这两大问题尤其令PCB布局和设计工程师头痛。' B$ ?0 ~0 x; O  M3 V+ V- L* m

: S. w- b) S6 R2 LEMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、走线、过孔和PCB材料协同工作时,各种信号兼容且不会相互干扰。
- s7 i8 Q5 h; E% a" x! v+ h
. m* T8 U% p, q, R$ ~; a另一方面,EMI是由EMC或不想要的电磁能产生的一种破坏性影响。在这种电磁环境下,PCB设计人员必须确保减少电磁能的产生,使干扰最小。5 T5 F% Q; d+ c2 \, g6 q% d7 D
; F! @2 n. k; {7 ]( A' V

. i# U% d5 `: g) o  {% V8 E
避免在PCB设计中出现电磁问题的7个技巧
8 B; K5 i8 k0 y/ ^
技巧1:将PCB接地

% S( g5 x7 D) E2 p
降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果。
6 u8 l$ \/ X7 v6 d0 v1 n  b9 L  A: n! @( a/ n6 ?
一个特别复杂的PCB设计有几个稳定的电压。理想情况下,每个参考电压都有自己对应的接地层。但是,如果接地层太多会增加PCB的制造成本,使价格过高。折衷的办法是在三到五个不同的位置分别使用接地层,每一个接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低了EMI和EMC。
" j) v# s3 W: J0 A: Y9 B- z9 e# \5 V
如果想使EMC最小,低阻抗接地系统十分重要。在多层PCB中,最好有一个可靠的接地层,而不是一个铜平衡块(copper thieving)或散乱的接地层,因为它具有低阻抗,可提供电流通路,是最佳的反向信号源。

, H! E# y: N* [# f6 }( @3 Z1 Z信号返回地面的时长也非常重要。信号往返于信号源的时间必须相当,否则会产生类似天线的现象,使辐射的能量成为EMI的一部分。同样,向/从信号源传输电流的走线应尽可能短,如果源路径和返回路径的长度不相等,则会产生接地反弹,这也会产生EMI。! m( o+ M' C/ x0 s3 j+ l) e

/ |" w  U7 ?: ~! ?. ^- Z
如果信号进出信号源的时间不同步,则会产生类似天线的现象,从而辐射能量,引起EMI

2 f, K" K! U6 P) H; E
9 k% V2 `1 @1 @6 |. L" X, u
技巧2:区分EMI
" B; H# n2 B  g7 }' [
由于EMI不同,一个很好的EMC设计规则是将模拟电路和数字电路分开。模拟电路的安培数较高或者说电流较大,应远离高速走线或开关信号。如果可能的话,应使用接地信号保护它们。在多层PCB上,模拟走线的布线应在一个接地层上,而开关走线或高速走线应在另一个接地层。因此,不同特性的信号就分开了。
/ m5 z! T+ Y: K2 u4 l- I2 p8 L. I0 m: v9 N. ~7 V! k9 }$ b
有时可以用一个低通滤波器来消除与周围走线耦合的高频噪声。滤波器可以抑制噪声,返回稳定的电流。将模拟信号和数字信号的接地层分开很重要。由于模拟电路和数字电路有各自独特的特性,将它们分开至关重要。数字信号应该有数字接地,模拟信号应该终止于模拟接地。
- `4 ?5 M* S& [7 q" [5 W% D
& q8 `6 a! Z* ]) A0 _- e在数字电路设计中,有经验的PCB布局和设计工程师会特别注意高速信号和时钟。在高速情况下,信号和时钟应尽可能短并邻近接地层,因为如前所述,接地层可使串扰、噪声和辐射保持在可控制的范围。
. d' ]  \' q/ }! R8 O) Z9 y* C1 ?6 _* s% R- F0 a  Z' Z6 I" M
数字信号也应远离电源平面。如果距离很近,就会产生噪声或感应,从而削弱信号。
* q9 A8 B) J, a3 C
" K" r9 T. ~" G% D
技巧3:串扰和走线是重点

0 T$ E/ l4 A9 c) M' R* ?$ G
走线对确保电流的正常流动特别重要。如果电流来自振荡器或其它类似设备,那么让电流与接地层分开,或者不让电流与另一条走线并行,尤其重要。 两个并行的高速信号会产生EMC和EMI,特别是串扰。必须使电阻路径最短,返回电流路径也尽可能短。返回路径走线的长度应与发送走线的长度相同。
$ n+ Q" C2 u; \
9 _- Q9 f) _0 u' p6 a# N对于EMI,一条叫做“侵犯走线”,另一条则是“受害走线”。电感和电容耦合会因为电磁场的存在而影响“受害”走线,从而在“受害走线”上产生正向和反向电流。这样的话,在信号的发送长度和接收长度几乎相等的稳定环境中就会产生纹波。2 o$ _' O* i0 B; B7 V& m$ D- `
- Y- N. u4 v. }0 g9 F
在一个平衡良好、走线稳定的环境中,感应电流应相互抵消,从而消除串扰。但是,我们身处不完美的世界,这样的事不会发生。因此,我们的目标是必须将所有走线的串扰保持在最小水平。如果使并行走线之间的宽度为走线宽度的两倍,则串扰的影响可降至最低。例如,如果走线宽度为5密耳,则两条并行走线之间的最小距离应为10密耳或更大。  w$ H& P+ @: o2 S
+ s7 A" M7 \* u% t
随着新材料和新的元器件不断出现,PCB设计人员还必须继续应对电磁兼容性和干扰问题。

# V( B: T; k  ]4 B6 t0 R7 s
技巧4:去耦电容
" E, |3 Y: A/ U& o7 ^" E! A+ }
去耦电容可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。为了在宽频率范围内实现低阻抗,应使用多个去耦电容。
% P: }! S" c* Y1 w- Y7 P( w
8 C: u8 @) g7 F' A
放置去耦电容的一个重要原则是,电容值最小的电容器要尽可能靠近设备,以减少对走线产生电感影响。这一特定的电容器尽可能靠近设备的电源引脚或电源走线,并将电容器的焊盘直接连到过孔或接地层。如果走线较长,请使用多个过孔,使接地阻抗最小。
; I) X: x$ ], g' x7 z
. Q: m4 Z+ A9 D* w* w7 |" S
技巧5:避免90°角

# K8 e" ~9 k) e! ^' ?
为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。 要避免90°角,走线应至少以两个45°角布线到拐角处。
/ a$ {; W+ \: F+ L; j: M

8 `: S) ?9 S* |, @* o+ M3 }/ d
技巧6:使用过孔需谨慎

$ S  d1 S/ h, H) t# p
在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。在某些情况下,它们还会产生反射,因为在走线中制作过孔时,特性阻抗会发生变化。
6 b2 o2 C( x/ L" R0 I
7 a% ]; q5 ~4 e6 n4 q2 o  V同样要记住的是,过孔会增加走线长度,需要进行匹配。如果是差分走线,应尽可能避免过孔。如果不能避免,则应在两条走线中都使用过孔,以补偿信号和返回路径中的延迟。
( G2 M1 z/ Q# Q6 V3 r( Q$ Q" C
# n: a; d' C+ ~) m- M0 g

* K7 R, P  T( Z+ r0 e7 J
技巧7:电缆和物理屏蔽

1 s) u; S7 s  _! e! m& I1 M8 s
承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。
; ~% X  J- N( ~  l  s; o2 a% [$ a
物理屏蔽是用金属封装包住整个或部分系统,防止EMI进入PCB电路。这种屏蔽就像是封闭的接地导电容器,可减小天线环路尺寸并吸收EMI。

! O& q' Z8 u: U+ b9 R
  • TA的每日心情
    慵懒
    2025-11-20 15:10
  • 签到天数: 423 天

    [LV.9]以坛为家II

    2#
    发表于 2022-7-1 14:58 | 只看该作者
    EMI是由EMC或不想要的电磁能产生的一种破坏性影响 ??
  • TA的每日心情
    开心
    2022-11-22 15:53
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2022-7-1 16:10 | 只看该作者
    好好设计接地
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 22:50 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表