|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
一、中断概念:& z. U5 u7 S4 F& ]/ C0 q2 ]
CPU 在执行当前程序的过程中因硬件或软件的原因插入了另一段程序运行的过程! @# P; x# `! G
硬件引起的中断不可预测,随机性% v3 b6 O( E H
软中断:事先在程序中安排特殊指令,CPU 执行到该类指令时,转去执行相应的一段预先安排好的程序,然后再返回来执行原来的程序9 g* y. ^7 ?/ F. F$ ] ^
& Q. h( D5 J, \- I1 q- X' S5 x 二、ARM 体系异常分类:
' J, F! v) \: q2 O: f( _$ \复位异常(Reset)
/ ]+ E# l& X5 _8 p- c4 F2 \数据异常(Data Abort)
% L6 v" E0 y9 o: o快速中断异常(FIQ)) } r* C9 L, q) w. U8 b
外部中断异常(IRQ)
1 |. M* H7 w% d8 z预取异常(Prefetch Abort)
& _( J- V& A m+ @) Y2 o软中断异常(SWI)
, T/ A6 m: T3 w未定义异常(Undefined interrupt)
& E) g: D! G7 C# n# ~- y L/ |; h" k4 X. _& V0 q, s9 ~5 w
三、异常处理伪代码及 7 种异常& m5 F- T% D4 l5 x" x$ D9 m
异常处理伪代码:; ]9 o- q# i. E( d6 A
) c+ x5 P! ?% Q% x; M# B- ]0 ] R14_<exception_mode> = return link
" ]8 Z9 @* S6 S- y7 q& [' B8 D( ?1 g+ E9 v9 b; ~: F$ r, i& ~, n
SPSR_<exception_mode> = CPSR
0 _% r/ q# K3 ?0 M( [. y8 k" X; O$ I9 w. L) i/ S L& `
CPSR[4:0] = exception mode number3 o. F4 [3 {0 D5 ~' |4 w) e4 E+ G% N
; Z4 f' ?! X3 C5 U0 [3 Z; Y' v9 Y CPSR[5] = 0 /*进入 ARM 状态*/8 X. q) b, E2 f3 C
1 G; C- D% P% n8 j* i( V If <enception_mode> == reset or FIQ then& E$ i0 l; b. u; W- W3 U
+ e0 y0 a3 v V: z CPSR[6] = 1 /*屏蔽快速中断 FIQ*/
$ A1 w' x. A }+ U/ X. I( h& `# ~3 N; |/ J0 l
CPSR[7] = 1 /*屏蔽外部中断 IRQ*/
2 @/ g F: i# W; B5 T" X6 C2 H8 |7 A' o7 f$ W
PC = exception vector address. _/ X2 G9 n4 a% U& Y
复位异常
% `( B% f1 a& }" E, F- F$ s( ]/ B概念0 C$ v. ^8 k( U6 K
2 w6 j _. S; Y9 R# a
当处理器复位引脚有效时,系统产生复位异常中断,程序跳转到复位异常中断处理程序处执行,复位异常中断通常用于系统上电和系统复位两种情况。% o1 c/ a" N% H, P" w. o
步骤:
, n& X# _4 U0 z* u5 m/ F* D: e4 }
6 U/ u% F9 c6 d2 `& B5 |& G% M' I% o 设置异常中断向量表8 N! R" m& b* q1 u: e
! t# U3 p8 q* d 初始化数据栈和寄存器3 U0 g; W" {2 n8 _8 c2 u7 N
) t% B H& k$ Y0 o6 a7 g c 初始化存储系统,如系统中的 MMU& e' e0 d" x4 {1 Y+ u5 p2 s8 Z7 l
% w* ]) }# k W8 N/ \8 c 初始化关键的 I/O 设备
8 l- ?3 M- p* @
0 O/ V4 d z u+ Y, Z! ? 使能中断8 o3 ~0 R6 o0 R4 N* i8 a( o
R9 @( G* C, @' u9 z' `
处理器切换到合适的模式
1 u9 b" R' F2 ?4 [4 C
9 y1 z; D9 \( K1 v 初始化C变量,跳转到应用程序执行
: I. s5 v2 \. B' V' H j& e伪代码/ B; e9 m) X0 K+ C
6 r- d" a e4 M2 x& }
R14_svc = UNPREDICTABLE value
k. D/ v4 U# a. G3 H I* I
R! @' s0 o# \! e+ K* d# u4 |) t; f SPSR_svc = UNPREDICTABLE value
' C+ ~0 b6 ~) q( H: N& w: Y* l
- u1 P( k. [" u% l& h2 o CPSR[4:0] = 0B10011 /*进入特权模式*/
/ e6 D, |$ b: w
. C- u% O* _. p; G X7 o CPSR[5] = 0 /*处理器进入 ARM 态*/, {" G! w# X6 F! |9 ~* r9 }6 l
G* e9 A+ e1 }( [; x CPSR[6] = 1 /*禁止快速中断*/! X; {! V' B( B! x& H+ S
" o. y2 n7 W* U CPSR[7] = 1 /*禁止外设中断*/
" ^7 i8 Y F5 ?6 z) s7 y% k8 i: x9 _9 k& w5 b4 W+ [9 D: Q0 E3 }
If high vectors configured then
/ H$ ^9 L( ~4 l& f2 p# v: s- P
4 f' S8 ^0 f; B, X7 I5 F$ m PC = 0xffff0000
. h9 L/ p5 _8 u3 I2 U a. F( ~ B6 v1 Q; \- d+ U9 P
Else
/ q2 S3 @* K& ^6 N' t5 b' m |/ h! v3 b
' t0 `6 S* R/ v8 B PC = 0x00000000
: [) M! l" s. t1 q) D1 Z4 O未定义指令异常
' V& T6 p( N( I7 F2 h. ?概念
) L/ g- A3 E* S O% G( K8 @) E4 d, c3 e
当 ARM 处理器执行协处理器指令时,它必须等待一个外部协处理器答应后,才能真正执行这条指令。若协处理器没有响应,则发生未定义指令异常。未定义指令异常可用于在没有物理协处理器的系统上,对协处理器进行软件仿真,或通过软件仿真实现指令集扩展。- ~$ @) @5 C7 K4 \* D
步骤
% z/ y7 _' C: n! y$ i将仿真程序入口地址链接到向量表中未定义指令异常中断入口处(0x00000004 或 0xffff0004),并保存原来的中断处理程序4 p- k% m2 v: n' V, D2 k
读取该未定义指令的 bits[27:24],判断其是否是一条协处理器指令。如果 bits[27:24]值为 0b1110 或 0b110x,则该指令是一条协处理器指令;否则由软件仿真实现协处理器功能,可以通过 bits[11:8] 来判断要仿真的协处理器功能(类似于 SWI 异常实现机制)
# U1 f0 d; q5 s* r' Y如果不仿真该未定义指令,则程序跳转到原来的未定义指令异常中断的中断处理程序行
/ m' l, P/ C* ]- i, {5 P伪代码
6 I9 m( r+ y+ `; C7 P7 U( l
8 o* F. j2 [. ]$ M4 ? r14_und = address of next instruction after the undefined instruction
& ] q& W/ w8 I: H& v4 u, y# ^8 _% k- ]- d
SPSR_und = CPSR
5 c v5 U8 c$ z w) r9 k1 S6 K5 z1 Y+ _
CPSR[4:0] = 0b11011 /*进入未定义指令模式*/+ J4 b8 }3 \% v( a' }7 k/ B, e7 `
o" a. c9 K3 Q3 A- D( }+ p, n5 k
CPSR[5] = 0 /*处理器进入 ARM 状态*/5 d$ _& e/ c9 m" I8 I1 x$ r2 c
8 E% ~* @5 v6 l4 P z: W
/*CPSR[6] 保持不变*/* i& J8 v9 M- V$ E P$ ]' s
" s5 l- {, s: V7 I$ s CPSR[7] = 1 /*禁止外设中断*/
. x) ]7 h0 i; _' E
: s r- P! d7 j( I If high vectors configured then
) E) c$ e" g# ~
1 b. w+ v# F; E0 D' r6 Q PC = 0xffff00004- S( i5 {: T4 R& l* W( G
, Z) _8 L. H0 Y2 u: h! u6 n Else
7 t/ q8 _; T' |9 n" A( p: X1 P) y; R1 y; l% a
PC = 0x00000004/ C$ k, a8 s4 s9 P
软中断异常7 m! L. e9 Q* }7 R* B( R4 Q
概念
1 \$ `7 {+ c4 `7 R c# O
' p; z* p, K4 W! d! w. S) q# k 这是一个由用户定义的中断指令(SWI)。该异常由执行 SWI 指令产生,可用于用户模式下的程序调用特权操作指令。在实时操作系统中可以通过该机制实现系统功能调用。 I+ b7 s& a9 R; k9 b9 a
伪代码- w, q _8 _, J- v# g- R
8 m1 G" U' ?+ i, a- Y* \9 g
r14_svc = address of next instruction after the SWI instruction: [, X5 h$ U$ @0 ?) u
. R: n0 o0 m7 ?6 @% p
SPSR_und = CPSR" Z# d' ]1 T" |* E
% c: E" a7 p* ` T: O" I$ T
CPSR[4:0] = 0b10011 /*进入特权模式*/- Y; M" k8 ^1 p$ Y! b( o b
* K2 y X2 M+ _
CPSR[5] = 0 /*处理器进入 ARM 态*/
: { {9 [7 Q, ?/ J3 q4 T/ `3 a- Y7 [. X, |
/*CPSR[6] 保持不变*/
& d6 x8 f: y5 Q6 G0 y; s& t0 I5 X* t) j2 w; b1 q' f; n6 j5 W6 e* V
CPSR[7] = 1 /*禁止外设中断*/" i# n" e. \' v7 \% X
( c/ x# Q y8 z- a If high vectors configured then
$ `2 E8 ~6 _, F- S0 `4 `* m! I. V1 ]$ F# l% T
PC = 0xffff000C, X F" y/ H6 p V5 V3 p" H7 N
8 C7 a) D1 q9 Z
Else2 W" j- |& C5 ]- {3 o
0 P( x3 w3 i9 [9 A5 A3 h9 S
PC = 0x0000000C
( R& ?$ E( N: g8 i3 D预取异常
/ h+ z) V3 f5 k! @% B. s概念
' M6 L9 {4 M7 r
* w+ A+ \# j# b S1 r# \ 预取异常是由系统存储器报告的。当处理器预取的指令的地址不存在,或者该地址不允许当前指令访问(权限不够)时,将产生预取异常。/ U; `% o, W% L+ |; E/ W
. v$ O C0 c( h" J7 D 如果系统中不包含 MMU,指令预取异常中断处理程序只是简单地报告错误并退出;若包含 MMU,引起异常的指令的物理地址被存储到内存中。* a4 J9 y0 \2 ?- a* s
伪代码
) s) J5 [, v' k- @4 }; n# B, C* ]! X2 e0 t. w( X
r14_svc = address of the aborted instruction + 4
; E. k9 Z3 b/ k- I6 w
~( G- \* {% t# U, E/ \ SPSR_und = CPSR- c) f: c8 ?8 s+ T4 T" A1 J% I% s
* R, S! S% a; J; _, z CPSR[4:0] = 0b10111
# s1 @! N }) J x6 v. [3 F6 x1 y% r+ f7 h+ e
CPSR[5] = 02 }' p* W$ k5 U
J: [8 P: ^ ^ /*CPSR[6] 保持不变*/
, U" h. }, u- W
, h( u: Y; B* f- W. j CPSR[7] = 1 /*禁止外设中断*/
) E, u7 O- u( a+ i- g% u: G J8 i$ x% [2 @1 j& ?* {. o) D
If high vectors configured then
; c0 y N) M8 K: N! X ^
! a2 f2 u0 b& |" p& T) D- o) }( P& a; b1 l PC = 0xffff000c
4 d5 U; m( D; g: p. g% N Y8 c. ^! @$ A
Else
( S0 `3 w2 A. i+ m+ O2 ^9 h2 p% R2 X5 {2 M+ f# d
PC = 0x0000000c
X: G% g, ^) }) ? T3 t7 U8 T数据异常
9 l0 Q/ u* O/ S0 \5 n* D" i" w概念
) x' R V( p4 M6 s( ?& c1 ? n( `8 Z+ [6 K1 J3 A+ h
数据异常是由存储器发生数据中止信号,它由存储器访问指令 Load/Store 产生。
( x7 R3 c, E' p, j/ n* N
* p( v7 c, d8 t7 B1 B# p7 A) t 当数据访问指令的目标地址不存在,或者该地址不允许当前指令访问(权限不够)时,将产生数据访问中止异常。: [" N% F/ d: {' i- p8 {! A1 P
产生数据访问中止异常时,寄存器的值修改规则
5 E/ W( Y' [4 T' wr14 的值只与发生数据异常的指令地址有关,与 PC 值无关
, W4 J, C" d4 ~0 c0 x# M" Q如果指令中没有指定基址寄存器回写,则基址寄存器的值不变
4 \$ H" j4 @. t% F$ r) _7 t5 A0 k如果指令中指定了基址寄存器回写,则寄存器的值和具体芯片的 Abort Models 有关,由芯片的生成商指定
4 F% }5 [2 Q& p. j9 r! _如果指令只加载一个通用寄存器的值,则通用寄存器的值不变/ k$ _% B6 L, \4 G) l+ i( Q3 ~
如果是批量加载指令,则寄存器中的值不可预知5 B/ B, z( \, s6 b |' Q
如果指令加载协处理器寄存器的值,则被加载寄存器的值不可预知1 v& F, V. ?. C. ~' l" B+ L: J
伪代码
* a# U$ c- r8 c5 e' } X( L! s0 q
5 U. _3 e% Q' y3 k& r9 h) n r14_abt = address of the aborted instruction + 8% g$ @* J0 G" O
- I5 r- a+ e1 `. K8 y SPSR_abt = CPSR
& k# m T/ a3 o! S* o- m6 X( [. D! p l
CPSR[4:0] = 0b101113 G: @* _/ J( C8 u1 m
$ A) @5 J) Z7 P) q9 g( ^- M
CPSR[5] = 0& H: c) m, j! a7 I
. M; A0 y& @- s; F) f6 m /*CPSR[6] 保持不变*/5 m8 J. z5 g% }( m
2 {7 o- X( C+ N
CPSR[7] = 1 /*禁止外设中断*/. d7 K6 t O: i9 k
' Y1 m" |, n& X7 i5 x& z4 V5 w
If high vectors configured then- ~2 B7 J! p7 x+ n+ @! U
9 F8 Z" ^* m$ S
PC = 0xffff00103 F8 k% `0 }! U+ P
8 D5 z8 E& o& P9 H Else
1 t' E0 m: _3 R6 T+ ]* ]$ z5 N
! V4 G4 ^" H" D, j F9 V2 N2 m6 T PC = 0x00000010
. O# F' N! _" ]5 j外部中断异常
; E' [8 F( J( P# O0 T3 O5 v, a& ]概念
% F! {/ ~. n9 X- u+ v0 o: P2 j
3 B4 W% ^: C2 T9 T" r 当处理器的外部中断请求引脚有效,而且 CPSR 的寄存器的 I 控制位被清除时,处理器产生外部中断请求异常中断。系统中各外设通过该异常中断请求处理服务。9 |, D) _' e1 L( [3 r
伪代码. J# A4 P1 Z2 E
" ]8 ~4 |+ F. z$ s0 t r14_abt = address of the next instruction to be executed + 4+ j6 [8 D+ w: N( }, k+ K8 U
) b1 U# g; N$ i, K SPSR_irq = CPSR
; H" r* A2 ^$ R8 q6 g% ~- P
4 d4 C# x' [- z; O* {7 X- D CPSR[4:0] = 0b10010 /*进入特权模式*/( S/ z/ v5 z4 [. O
% ^$ p- f3 J6 v3 y P; P
CPSR[5] = 0 /*处理器进入 ARM 状态*/2 U- ^/ E$ i" J* F2 t# ^6 R
+ d6 V* f5 N, A! p+ x /*CPSR[6] 保持不变*/2 S: ~, k2 @- b+ [6 w: r7 }( J
; L6 L; S0 a' }8 N$ c
CPSR[7] = 1 /*禁止外设中断*/! E3 s' s8 G2 u! J+ G2 }
3 U: p: k/ h1 p If high vectors configured then; }! M/ n) D. L3 x) G) o; G b- Q
6 R6 b8 ?/ q' |, ~4 |# |8 ` PC = 0xffff0018+ U3 L; i+ n: g5 g
, z0 k9 |# Y4 K' {8 O
Else0 z7 q! Z$ Z" n; A0 H
# e/ W& e! b' C, ?0 T, e) o
PC = 0x00000018) R4 y" H" [7 o# i5 f* U8 O: v
快速中断异常: v% Y3 E1 u" N4 U+ z% W
概念
3 X S. Z, A4 c
+ a$ T% Q o+ ~5 `5 `! ^ 当处理器的外部快速中断请求引脚有效,而且 CPSR 的 F 控制位被清除时,处理器产生外部快速中断请求异常中断。/ h* T- S$ J/ n3 o' N- G" ^! [* _
伪代码
- W7 i! b s" _( }
8 |9 r- t, E8 B( v, [3 V; U0 s+ _ r14_abt = address of the next instruction to be executed + 8
7 z0 K+ ]- Y1 z7 n8 x& `0 T
d3 T9 t% i7 ]+ u! B SPSR_fiq= CPSR
/ P7 r: J6 _; `( Y2 E
+ V4 e) A# U5 X CPSR[4:0] = 0b10001 /*进入FIQ模式*/) [5 E* M. p! x: r, T
: U( G9 i0 {! n. V! t
CPSR[5] = 0
2 s) Y- o7 q8 t) l' ~+ X* |6 ?8 D
" V c& j( E# ~4 ^: E CPSR[6] = 1
% i+ k. w2 Y6 N/ N3 g6 }
+ E; A. D/ |2 v" B2 M CPSR[7] = 1 /*禁止外设中断*/! G& `$ m/ |4 {; R& P
: M A# @3 \7 m6 S9 _) N4 K If high vectors configured then$ W( k2 g" U6 W+ a
0 R' e0 i, |; V
PC = 0xffff001c
. F" z. f2 [) {( {* R0 B; h' Y9 z" ?6 C: |
Else! n8 z/ a, F- m& F) `4 { z" C
2 p. N! l4 j( B3 r6 o& W# Q6 _ w1 B
PC = 0x0000001c
; l) _' ? Q D' g4 l& i( q. h3 f& w: I# _7 E
3 T. S/ ?& p/ L) E5 @5 ^! u8 z4 i f* N- \8 z7 Y
7 e2 t" x& ?: r2 Z* Q0 y+ L
% B0 j! a8 V1 {, \7 Q. | o8 b& g5 Z4 p, \
, b+ w& B9 k7 K7 i& y
四、FIQ 与 IRQ 比较
3 E9 R0 \$ z+ w) ]; o/ I1 Z. p% x相同点! [% p" d) F$ i. W4 ~+ s; S
都只是普通中断:
9 N7 R, K y8 n( E* X4 J- w! `' C9 m3 ]3 s" [1 J" Q
当我们程序定义了该中断,并且在程序运行的时候产生了 IRQ/FIQ 中断,则此时的芯片运行过程:①中断处理器利用IRQ请求线来告诉ARM,②ARM切换到 IRQ/FIQ 模式运行1 V" D! u% e& Q
不同点2 @2 R8 h5 T, u
FIQ 速度快,IRQ 速度慢,原因:5 N0 }* Y' u: T+ R9 E, R
FIQ模式提供了更多的寄存器,r8-r14 和 SPSR,而 IRQ 模式只有 r13-r14 和 SPSR,这就意味着在ARM的IRQ模式下,中断处理程序自己要保存R8到R12这几个寄存器,然后退出中断处理时程序要恢复这几个寄存器,而FIQ模式由于这几个寄存器都有banked寄存器,模式切换时CPU自动保存这些值到banked寄存器,退出FIQ模式时自动恢复,所以这个过程FIQ比IRQ快.不要小看这几个寄存器,ARM在编译的时候,如果你FIQ中断处理程序足够用这几个独立的寄存器来运作,它就不会进行通用寄存器的压栈,这样也省了一些时间。- a6 x% y! @2 z0 G/ p, O1 u( z
FIQ 比 IRQ 有更高优先级,如果 FIQ 和 IRQ 同时产生,那么 FIQ 先处理。: w! U. c' o" Z2 A4 x0 d' `/ U7 e
在symbian系统里,当CPU处于FIQ模式处理FIQ中断的过程中,预取指令异常,未定义指令异常,软中断全被禁止,所有的中断被屏蔽。所以FIQ就会很快执行,不会被其他异常或者中断打断,所以它又比IRQ快了。而IRQ不一样,当ARM处理IRQ模式处理IRQ中断时,如果来了一个FIQ中断请求,那正在执行的IRQ中断处理程序会被抢断,ARM切换到FIQ模式去执行这个FIQ,所以FIQ比IRQ快多了。/ H/ b/ G2 Q3 p' w: B
另外FIQ的入口地址是0x1c,IRQ的入口地址是0x18。写过完整汇编系统的都比较明白这点的差别,18只能放一条指令,为了不与1C处的FIQ冲突,这个地方只能跳转,而FIQ不一样,1C以后没有任何中断向量表了,这样可以直接在1C处放FIQ的中断处理程序,由于跳转的范围限制,至少少了一条跳转指令。
9 e2 x% y7 ^; [; b: s- J* Z7 M; w& T
3 E# T- ?- C& i, C: P3 M& v6 \ |
|