|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
& F" I3 s* X$ C- `2 y! t1.新建
0 J" k3 i' G: N7 O: K+ K# k: V: R2.编辑
; j) ]+ j1 R6 \+ P8 ?. `- { }" u 了解原理图原件设计的基本原则9 ? j9 \( N" s4 l7 L$ y g
手动绘制
6 z/ E% Z4 \+ L% n Component 属性设置) C, @. Y; |- R( o! H% \
3 原理图库更新
3 I' @2 G6 Z2 S2 U9 a( s 更新到库
( Z5 L4 t) |: q' n0 w3 z0 ~+ ]4、多引脚元器件设计) p3 X V8 G1 V* M1 c$ _1 I
检查
& {2 w* N% C+ Z1 t) `- {9 ?3 _4 W/ Z( Q
最近参考了一些书籍和文档,初步学习了一下基本元件封装以及元件库的绘制,现在把我初步了解的学习经验分享给大家。有什么不对的地方,还恳请大家指正。我也会随着后续的学习来不断地更新……
5 p( s: m8 }. p
+ O* q, I$ b: u5 ^+ H$ h' ]' W1.新建
. J% b6 `3 a) y0 G/ P' k! a g1 X5 d: y
- 可以直接新建一个 .SchLib文件
- 可以在 PCB工程可以添加库文件,Schematic Library、PCB Library 文件
- 可以在Integrated Library工程中添加库文件8 q' Z' n8 {, {& V
' o: a- Z+ z: [) s' M/ Z; K: V; C
; p7 l& T1 d. p, N) l ^) Z2.编辑
+ _" V# u0 g: ^' G了解原理图原件设计的基本原则: N A! u( O$ @. u5 @
- 注意电器意义和非电器意义,一般引脚是电气意义的,内部是没有电气意义的。
- 引脚的热点朝外,用于连接的
- Display name ***\ 就是出现上划线,表示低电平有效
- 绘制Component是 尽量放在中心位置,这样使用时便于定位放置
- 原理虽然是示意图,不考虑实际的引脚间距,但是绘制的时候,(栅格大小,引脚间距)尽量统一标准,不然有时对不齐,不美观4 N' O( u! i$ A3 [& V$ Y: a( B& G; \
4 @" w6 O' I9 b; d8 |: W
* q" d9 X! U Y
手动绘制
4 A+ |6 }0 a# _ k% p) g1 z! N" n* m, |* o
使用Place工具 绘制元件在原理图上的形状和引线 " C+ G+ Z* T% R1 \3 R+ {" V% Z
1 m% x* u& f( O2 M$ J0 }& {1 C
2 u6 r6 b* B5 O0 S0 _- ^# @# z Z' `' p( J$ W, _2 G5 x
( n6 k) V3 k- C" S% r
Component 属性设置! I( x7 k% J+ ?5 Y+ R9 Q1 o
7 [: }/ f; p0 o! Z% x- L
Tools–>Component Properties
1 h/ I( R. ?; t4 {1 p" D# Q$ I8 e, a9 Y5 }( m4 D; P: `' i# Y
3 n7 n4 N# n1 m5 d; N* c8 \$ |6 R P
" D5 i" C6 \+ c* q
7 k( ^) F, Y2 b* h- ?6 s- k( j
1 t9 r) z, I& s+ r z
4 i) f' h; a) l$ F! v
5 I y! ?% C! k- s: @# a
& G! J; k7 Y0 Z. b( u3 原理图库更新; v# f0 j# s5 m8 V$ L$ B* Z
4 W# Q5 l6 l z- 自己绘制元件,补充同一类别的原理图库
- 从其他原理图库(SchLib)中粘贴的元件,(可以从SchLib/PCBLib复制,因为可编辑,不能从InitLibz中,不可编辑)( i/ w* d X6 _
$ I% {5 r- t! P) ^: ?5 M! I! N- 从一个库中打开,一个一个直接复制粘贴到另一个库中
- 从左侧的SCH Library 器件列表中可以选中多个,复制到另一个库中
- 利用Tools–>移动/复制元器件到某一个库中
$ m; @+ G. \/ c7 s/ d' A( l
4 _, V- Q: a. P+ ^3 M& j; A3 g0 Q+ [ F
3、 从原理图(Schdoc)直接生成一个SchLib. Design–>Make Schematic Library/Integrated Library 再 通过方法2的 原理图库复制的方法
. G9 d4 L8 t: E+ d, @; Z0 Y& h
6 g: a }3 I8 x8 K9 W; [4、从集成库(InitLib) 因为集成库中的元件不可编辑,所以,先把集成库中想要的元件放到原理图上,然后用方法3进行5 N% U! R: Z: m- K
. u2 D$ }; b/ ?7 S6 g4 v% ~9 {( H7 W. J* d; z* o
更新到库/ U; A4 y2 z5 ]$ D; w- ]
. M6 M% H/ {# t+ E% J- 首先可以更新库文件
- 然后把库文件更新到原理图中:
5 }& m; T2 G! H3 ]# s) J 比如发现某个库文件中的器件需要修改,修改后,update Schematic Library 就会在原理图中更新* O: e3 Y6 `; S% Q
或者在原理图中 Tools–>Updata form Library
8 o# V1 Y' M# _) z" T2 z
* ?* O2 I% |5 F$ v" e, g. x8 V( L# S6 z$ }5 t
4、多引脚元器件设计) e% |5 _1 j: _( q% G
& |& y R! w ^" v( `* ]
1 根据芯片手册或者元件Report 自动生成( F/ b$ x3 ^* ^0 G' ^; F
' T \; _ K4 S0 ]5 ?首先 建立能自动匹配的表格 主要参数& D* G$ R' L2 m* i0 d( B$ V
6 v8 }! ]( J% b
, c& e- p$ I5 h+ @+ J7 S# M* ?
* L7 ]' ]4 @3 `, B7 W/ b
根据表格,自动新建一个元件# P0 O1 q9 Q7 v% x7 w3 ?; G( L
1 c P9 r7 l9 c7 a7 H0 K' w: {
然后进行匹配
1 `9 m8 k/ b) s# O选择右下角 SCH–>SCHLIB List–切换到编辑状态,
: ^& Z' b) D+ L. S复制表格—>Smart Grid Insert–就可以看到匹配的引脚端子–>注意热点方向, " w0 L Z9 g; c" S- R4 c) b* s
再画一个矩形框就行。/ a+ J1 h% _) p% q. c. A' [5 f
: O3 u2 Y$ A" b- A! v
7 R5 b' X- T [7 g' H2 ]2、如果一个器件引脚比较多,或者比较大,可分根据功能分块画,画成Component PartA/PartB
, i/ ~1 Z; Y* }3 x9 \% v- y( i% O# m3 G, N! i' B5 @
检查 9 ]% g/ {6 K* b- ~& i
+ Z& j. e8 P8 V+ U+ I3 s1 |
Reports–>Component Rule Check—>主要检查Footprint/Pin Number/Missing Pins in Sequence是否缺省,是否有重复6 I9 ?/ P" m+ T" Q1 x u7 V
7 g% j$ r- S% r1 G- ^3 t+ F
$ P% A5 [0 Z- ^7 w, c; q检查
1 B( l( A: b. U
+ ~3 t( e9 }( y4 Q" |' r0 AReports–>Component Rule Check 4 t1 V. i1 l% ]/ y1 p/ e3 m
1 ]$ H1 e7 a: U/ V7 U( S" B
主要检查Footprint/Pin Number/Missing Pins in Sequence是否缺省,是否有重复
: m* H5 F/ _% D$ J) n+ x% ?' r; D) l. w
+ n* c9 G& W( I( Z7 |# ]' q
|
|