找回密码
 注册
关于网站域名变更的通知
查看: 675|回复: 2
打印 上一主题 下一主题

浅析常见的集成电路封装形式

[复制链接]
  • TA的每日心情
    奋斗
    2020-9-2 15:06
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2021-4-15 11:15 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    " I  C& Q; B( }; x/ K常见的集成电路封装形式
    2 X/ `* M2 h! L' ^7 k+ V9 w1、SO封装4 V* H8 w+ ?/ B' [& B

    ! V( A  l, K6 ~3 Y# e引线比较少的小规模集成电路大多采用这种小型封装。SO封装又分为几种,芯片宽度小于0.15in,电极引脚数目比较少的(一般在8~40脚之间),叫做SOP封装;芯片宽度在0.25in以上,电极引脚数目在44以上的,叫做SOL封装,这种芯片常见于随机存储器(RAM);芯片宽度在0.6in以上,电极引脚数目在44以上的,叫做SOW封装,这种芯片常见于可编程存储器(E2PROM)。有些SOP封装采用小型化或薄型化封装,分别叫做SSOP封装和TSOP封装。大多数SO封装的引脚采用翼形电极,也有一些存储器采用J形电极(称为SOJ),有利于在插座上扩展存储容量。SO封装的引脚间距有1.27mm、1.0mm、0.8mm、0.65mm和0.5mm几种。" a$ X( I  X1 |, ?% v7 z! _
    " f) I9 S# W  E+ |! [, ~* \

    4 o: b0 u/ l2 i9 F1 w5 N  u7 N# S7 o6 B7 }# D
    2、QFP封装+ |, P2 @4 |2 a& V/ L2 e+ v( F
    ! t9 P( C+ Y4 W: M+ [
    QFP(QuadFlatPackage)为四侧引脚扁平封装,是表面组装集成电路主要封装形式之一,引脚从四个侧面引出呈翼(L)形。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP是最普及的多引脚LSI封装,不仅用于微处理器、门阵列等数字逻辑LSI电路,而且也用于VTR信号处理、音响信号处理等模拟LSI电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多种规格,引脚间距最小极限是0.3mm,最大是1.27mm。0.65mm中心距规格中最多引脚数为304。
    4 q$ B: O4 z- C: g3 b& E( b( J/ f4 V" N! Z9 ~

      L8 X" M# M- g- `9 J* y
    # o2 e; P! N+ \+ q8 |6 Y' X为了防止引脚变形,现已出现了几种改进的QFP品种。如封装的四个角带有树脂缓冲垫(角耳)的BQFP,它在封装本体的四个角设置突起,以防止在运送或操作过程中引脚发生弯曲变形。
    & f% k" @* o% q% n  S% ~& L" A9 k+ K
    ) o! M  f: j0 e' _. u

    ! D8 `. o8 b, {6 C3、PLCC封装' E( ]  R; K; u. ^3 J( i3 L

    5 k% n# k3 G9 {PLCC是集成电路的有引脚塑封芯片载体封装,它的引脚向内钩回,叫做钩形(J形)电极,电极引脚数目为16~84个,问距为1.27mm。PLCC封装的集成电路大多是可编程的存储器。芯片可以安装在专用的插座上,容易取下来对其中的数据进行改写;为了减少插座的成本,PLCC芯片也可以直接焊接在电路板上,但用手工焊接比较困难。PLCC的外形有方形和矩形两种,方形的称为JEDECMO-047,引脚有20~124条;矩形的称为JEDECMO--052,引脚有18~32条。# D' V2 a  K. b# l8 ]) u2 G9 ~' A$ }
    : N- w& p+ x& m5 q

    " f& F$ ^6 J0 K6 G5 m# {& |: g8 f) u
    4、LCCC封装9 @; u* E2 |2 S% P2 H. u/ L' E
    & t8 ]- L4 h7 M* v
    LCCC是陶瓷芯片载体封装的SMD集成电路中没有引脚的一种封装;芯片被封装在陶瓷载体上,外形有正方形和矩形两种,无引线的电极焊端排列在封装底面上的四边,电极数目正方形分别为16、20、24、28、44、52、68、84、100、124和156个,矩形分别为18、22、28和32个。引脚间距有1.0mm和1.27mm两种。
    " p* }7 s- d. t' B; O
    " P& `1 w7 k6 Q- f ; {' t+ Z2 T# V; f4 w
    : Z; B' k( }5 v
    LCCC引出端子的特点是在陶瓷外壳侧面有类似城堡状的金属化凹槽和外壳底面镀金电极相连,提供了较短的信号通路,电感和电容损耗较低,可用于高频工作状态,如微处理器单元、门阵列和存储器。
    ( Y0 g* T* q' F! U/ U6 R
    ; B( R, M* {4 Q+ x/ _" s+ `# T
    9 J, }5 F7 I0 o) ?1 h
      m) M6 N9 t/ W6 }0 N2 WLCCC集成电路的芯片是全密封的,可靠性高,但价格高,主要用于军用产品中,并且必须考虑器件与电路板之间的热膨胀系数是否一致的问题。2 [* M6 `  T* V3 b8 k7 J$ O
    - h5 }: a3 V' r
    8 {5 e- S* l( v9 K

    ) J9 t  w; Q5 N9 H! j2 ?4 F5、PQFN封装
    * \/ \( p8 k' m8 t( N5 a( A7 D- [3 d" p9 u  q9 ]
    PQFN是一种无引脚封装,呈正方形或矩形,封装底部中央位置有一个大面积裸露焊盘,提高了散热性能。围绕大焊盘的封装外围四周有实现电气连接的导电焊盘。由于PQFN封装不像SOP、QFP等具有翼形引脚,其内部引脚与焊盘之间的导电路径短,自感系数及封装体内的布线电阻很低,所以它能提供良好的电性能。由于PQFN具有良好的电性能和热性能,体积小、质量小,因此已经成为许多新应用的理想选择。PQFN非常适合应用在手机、数码相机、PDA、DV、智能卡及其他便携式电子设备等高密度产品中。
    # q  m, d4 r  W9 S# }0 X9 w/ Y% U7 @2 P! d

    4 ]7 @# m; ]% b1 y. s5 m8 C" v, G5 e, F# m- G+ A' _* \+ S3 Z
    6、BGA封装  K, M5 }0 z9 x# v" B
    ( ~5 ^' X% M0 F- H  G) L/ k
    BGA封装即球栅阵列封装,它将原来器件PccQFP封装的J形或翼形电极引脚改成球形引脚,把从器件本体四周“单线性”顺序引出的电极变成本体底面之下“全平面”式的格栅阵排列。这样,既可以疏散引脚间距,又能够增加引脚数目。焊球阵列在器件底面可以呈完全分布或部分分布。5 U# {4 P- C/ w* p" N7 Y

    9 }) J- t: r$ F! _% z# b2 L" j  |$ T
    $ j/ D. L! h/ o0 {6 K
    2 d% ~, Q0 |. q" w+ ]  v5 Q从装配焊接的角度看,BGA芯片的贴装公差为0.3mm,比QFP芯片的贴装精度要求0.08mm低得多。这就使BGA芯片的贴装可靠性显著提高,工艺失误率大幅度下降,用普通多功能贴片机和回流焊设备就能基本满足组装要求。
    , O9 S. a, H9 Q, p) |6 H
    & f: a- s8 R6 G5 R) R . y5 v$ [( G; o" Y6 x) c
      N, M3 Z9 T& y, Y6 a
    采用BGA芯片使产品的平均线路长度缩短,改善了电路的频率响应和其他电气性能。1 B" d! S6 z/ v

    3 _( v2 R8 _- _3 {$ C4 v+ J6 C . l" \! Q; l5 C/ S* J0 b
    0 \7 V5 P, m6 Z( k8 h: w- p
    用再流焊设备焊接时,锡球的高度表面张力导致芯片的自校准效应(也叫“自对中”或“自定位”效应),提高了装配焊接的质量。
    ) K" w, `5 Q8 J+ A& U, z3 w* A2 l$ I. d9 n0 ~

    ; m5 `. [4 ~9 p; G# J- m$ M% k3 F0 w: F9 e
    正因为BGA封装有比较明显的优越性,所以大规模集成电路的BGA品种也在迅速多样化。现在已经出现很多种形式,如陶瓷BGA(CBGA)、塑料BGA(PBGA)及微型BGA(Micro-BGA、μBGA或CSP)等,前两者的主要区分在于封装的基底材料,如CBGA采用陶瓷,PBGA采用BT树脂;而后者是指那些封装尺寸与芯片尺寸比较接近的微型集成电路。* h: U3 a* [" l; i( F
    " ?5 k- R/ ?2 Z
    ) u. F" e8 B' z; \1 @2 I1 A
    ( L  K3 t! n, e! o) m1 d* i# L
    目前可以见到的一般BGA芯片,焊球间距有1.5mm、1.27mm和1.0mm三种;而μBGA芯片的焊球间距有0.8mm、0.65mm、0.5mm、0.4mm和0.3mm多种. l: o, n; k! j7 M) s, l
    ( J8 {+ L) z9 O; B' B; `

    " @3 {- ]) E, x0 ?; f& c7 q9 _1 X+ [. K" t" `" v2 }
    7、CSP封装& q) ~- {7 M5 l3 H8 [3 ^6 M% ~
    + |+ ~! A/ o. I" p
    CSP的全称为ChipScalePackage,为芯片尺寸级封装的意思。它是BGA进一步微型化的产物,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片长度的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。CSP封装可以让芯片面积与封装面积之比超过1:1.14,已经非常接近于1:1的理想情况。
    " h0 M- K. _+ ?% ~- M, E" K# [, A  g7 E; ^) D- d
    / Z6 b/ [8 \: c8 V1 W0 @7 f1 C- w
    & m( r, |: B; i9 i
    在相同的芯片面积下,CSP所能达到的引脚数明显地要比TSOP、BGA引脚数多得多。TSOP最多为304根引脚,BGA的引脚极限能达到600根,而CSP理论上可以达到1000根。由于如此高度集成的特性,芯片到引脚的距离大大缩短了,线路的阻抗显著减小,信号的衰减和干扰大幅降低。CSP封装也非常薄,金属基板到散热体的最有效散热路径仅有0.2mm,提升了芯片的散热能力。
    0 ?; S+ i5 h# V' t8 S& F' S1 b5 @8 d% f7 s& x
    ( |7 E0 O$ m" a! h
    6 L- Y, x" _7 R- M* [4 T' {! M8 W$ B
    目前的CSP还主要用于少I/O端数集成电路的封装,如计算机内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)无线网络WLAN/GigabitEthernet、ADSL等新兴产品中。
    " ~( \# _! S: o$ u/ x- J. B
    # t  K) v, f( E) X2 v2 v) ^' S( D

    该用户从未签到

    2#
    发表于 2021-4-15 13:07 | 只看该作者
    QuadFlatPackage

    该用户从未签到

    3#
    发表于 2021-4-19 18:16 | 只看该作者
    在相同的芯片面积下,CSP所能达到的引脚数明显地要比TSOP
    # |& ]; d: W; d5 e: [1 N
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 22:07 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表