找回密码
 注册
关于网站域名变更的通知
查看: 2646|回复: 14
打印 上一主题 下一主题

请高手讲解一下并联端接原理吧

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-20 00:29 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
( a5 f+ s  i0 o
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:; x! q( X, o3 d
1、为什么加入Rp以后,整个电路的阻抗就匹配了呢?+ h3 k$ H# j. v2 m
2、为什么要求Rp=Z0,也就是说这是怎么算出来的?0 E% |% E1 O9 A7 a

/ T# E9 T5 g& K9 R  P/ s; s8 w0 j请大家不吝赐教哈。谢啦!

该用户从未签到

2#
发表于 2010-8-20 09:31 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 09:35 编辑
: G3 p: C( Z$ ~* a: I' c: Z; U) L! l5 `' x+ P) M0 x3 L
其实这个问题并不难,3 X3 H' j/ @5 T" `$ P5 o
2 ?2 H9 j5 B1 z0 H
我们不防换个思路想想,不端接会怎么样????
/ Z5 B$ c4 j, e  F( j3 {0 c$ f- c6 I; B
sorry,卖个关子,大家一起讨论下吧!

该用户从未签到

3#
 楼主| 发表于 2010-8-20 10:36 | 只看该作者
版主被卖关子啦,小弟急:)
) ?4 B: S- t% a  t( S
* P4 x+ g) @5 Q, y, L6 O对于端接电阻下拉到地的方式,我的理解是:端接电阻和负载并联,由于负载输入阻抗很大,所以并联总电阻约等于Z0(端接电阻值等于Z0),则传输线和负载总阻抗基本匹配,从而基本消除反射。$ x0 P4 S5 d* I5 G2 a) e
  W: R  m, M3 d% }$ A' u
你看这样理解对吗?
* [4 M% |( H+ O5 O/ [+ A4 M7 p" Q2 |, T2 w' z" \" {5 ?1 x
对于端接电阻上拉到高电平就不怎么理解了,请指教。

该用户从未签到

4#
发表于 2010-8-20 11:27 | 只看该作者
楼上理解很对,上拉到高电平是一个概念,而如果同时上拉和下拉,则相当于这两2个电阻并联,并联值等于Z0即可。

该用户从未签到

5#
发表于 2010-8-20 12:17 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 12:20 编辑 6 i- \! X" G4 C
: n1 v! E1 K/ L1 `# o; o) A
理清思路:
1 }+ m6 t8 b$ P9 R0 T5 N
1 F& I0 Z+ [: W' R8 N1.下拉如果不接的话,负载处于空载状态下,反射系数是1,电压完全反射回去,反射回来的电压叠加在原电压上,很有可能会击穿芯片。* P5 p( t7 o* X% M/ Z% P2 `, Y
7 b8 Y) g6 _0 m5 `5 {
2.上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求.不过电压翻转时有直流功耗。

该用户从未签到

6#
 楼主| 发表于 2010-8-20 16:22 | 只看该作者
回复 5# shark4685
3 x3 L$ c$ p* l  [# u' |$ d8 `
/ [# A' b; K4 u! P( {* {. s! k2 d- p; c, ^! V
shark4685,上拉方式是如何达到阻抗匹配的呢?
' P. z' e9 K& I0 K1 ^8 H% ?) \
. A: q/ C. z) h% H( X还有,你说的“上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求” 这句话如何理解?能举个例子吗?我理解上拉到高电平为输入信号提供了偏置电压,拉高了低电平。“满足电压跳变速度”是什么意思呢?- ]! }( W3 H0 V6 i! r& D
5 m- A  m( b/ G- {8 u! P) [
谢谢!

该用户从未签到

7#
发表于 2010-8-20 17:52 | 只看该作者
恩,不错的讨论,大家可以都多参与。

该用户从未签到

8#
发表于 2010-8-20 22:25 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 22:30 编辑
" }# B; w! i4 g8 y4 J
5 y  K9 `: r5 h/ B& n7 ^数字信号在传输的过程中,电压的幅度和上升延和下降沿都会衰减,/ a* q( d% b# D8 z

% }3 Q7 s) Y! X% c' }7 {在末端上拉,可以补偿电压衰减的幅度,补偿上升时间,从而提高电路的驱动能力,
8 g. X& v1 \4 S' s0 B2 d3 M6 Q1 y" T9 [) P
你可以用仿真软件自己搭个简单的拓扑结构,仿真下,# d( d5 N) L! q

  X7 E0 j' J& m4 Q对学习这些匹配方式还是有很好的效果的!

该用户从未签到

9#
 楼主| 发表于 2010-8-21 20:48 | 只看该作者
上拉方式是如何达到阻抗匹配的大佬们一直没说,我也一直糊涂中。。。。。。
8 Y  A) g5 X" y% K6 w- B1 J9 q0 M! {) e9 i6 q
谁给讲讲吧。

该用户从未签到

10#
发表于 2010-8-21 21:06 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:* m9 v$ F+ M5 U: L5 H: y4 M) H
1、为什么加入Rp以后,整个电路的阻抗 ...6 D1 y  p; |9 i+ a+ p
liudows 发表于 2010-8-20 00:29

' g6 n, z; _# i- i我猜這是一個講解概念的簡化電路,若單邊上拉或下拉,會造成邏輯電平的不平衡,不是一個理想的端接,但若是把它看成 SSTL 的戴維寧端接就比較可以理解,( B6 f% o% s5 }
其中在輸入端點同時接一個等值的上拉及下拉電阻,在高頻時就就相當於兩個電阻並聯,這個並聯的電阻值若等於傳輸線的 Z0,則為一個理想的端接結構,這就
1 k( \. A  x  e1 w3 w2 a/ [1 @- A+ W相當於一個連結到 1/2 VDD 的並聯端接電路。

该用户从未签到

11#
发表于 2010-8-22 10:33 | 只看该作者
实际的端接境况往往是多种结合的方式,楼主详了解各种端接的利弊,) _1 T4 F/ N* O% i- `
, Z7 f/ |" U- H+ d( I# r# W; }+ I* |
在实际设计情况中,根据PCB的设计情况,结合仿真,, n. h+ b  V& s
. M! ]* [9 r/ b( m
合理的添加端接是最好的办法。

该用户从未签到

12#
发表于 2010-8-22 16:32 | 只看该作者
最好自己用软件仔细看看,研究一下。
  @: l. x& Y! m2 r并联端接要注意驱动器的驱动能力,不是什么片子都适合并联端接的。) h' Y3 T1 C; K- K$ Z0 X
还有注意并联端接对高低电平的影响。

该用户从未签到

13#
 楼主| 发表于 2010-8-23 13:29 | 只看该作者
回复 12# 于争
8 r) x! D' D9 o+ v
/ \" x, H* T1 K) F9 K: K1 k
5 s4 F6 Z& p1 E7 M: u" ~2 j    博士,刚学完你的教程呢,还没开始学仿真。现在只是想从原理上来理解。期待你的仿真教程。

该用户从未签到

14#
发表于 2010-9-3 16:10 | 只看该作者
  于争是那个大名鼎鼎的于博士么???????

该用户从未签到

15#
发表于 2010-9-3 17:53 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:& \! Q$ Y' y5 t6 `+ ^' G
1、为什么加入Rp以后,整个电路的阻抗 ...
2 U/ ~3 V4 [9 tliudows 发表于 2010-8-20 00:29

! @: J+ h/ ^: l5 Q# R8 u7 Y7 h
' d7 L) J# k- V$ c% O# k
  电容较小,信号slew rate有限,所以buffer容抗很大。
& x7 X6 J; m( {* o不过这么接,功耗也上去了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 01:18 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表