找回密码
 注册
关于网站域名变更的通知
查看: 2243|回复: 2
打印 上一主题 下一主题

mobile DDR引脚连接

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-5 19:41 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本人最近在画一块板子,有几个问题想询问一下:& V1 L- d  w( K' ~
1.mobile DDR的地址线和控制线能否直接连接cyclone iii FPGA,要不要加匹配电阻和别的什么,要加的话,电阻值在什么范围?/ }( ]  `, B& B7 {7 U
2.DDR的地址和控制线能连接FPGA的任意IO PIN吗?还是必须连到某些特定的引脚?" E4 G- F" }" r5 W# W
3.如果把mobile DDR和FPGA画在两块板子上,再通过接插件连接在一起,这样可以吗?如果可以的话,能否推荐一些适宜DDR这种高频的接插件?两块板子的接口有什么需要注意的地方吗?, l) X( \" Y* P# {  u
由于我之前未接触过DDR这种高频的东西,所以问题较多,还麻烦各位大侠不吝赐教!谢谢!

该用户从未签到

2#
发表于 2010-8-5 19:54 | 只看该作者
回复 1# whyseu 9 _8 `+ F/ y6 G9 _+ b# M

$ d* k- L; ^8 k
$ d; V: s3 x* M7 B  B% M    1、肯定是要加电阻的,电阻的大小由你的传输线阻抗决定。
5 B( A- r# J" s/ x7 l% v' A    2、最好的办法就是你换了引脚以后,让你们的逻辑工程师编译一下,看有没有错,如果没错,理论上是没问题的
) U$ Y* R" {3 V) g7 N    3、这个暂时不知道

该用户从未签到

3#
发表于 2010-8-6 09:48 | 只看该作者
1.DDR1需要添加串联匹配电阻;如果是DDR2就不用 了,因为他的内部集成了已经。+ U$ v( D3 T6 r3 S" }% o* V8 s& ~
2.同楼上所说的。
- b$ C$ C$ T, j# ]3.个人觉得这样做不是太好。因为接插件容易导致阻抗不匹配,从而造成信号完整性问题,另外,如果安装不好影响会更大,结果很可能会死机。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 22:16 , Processed in 0.156250 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表