|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
DFM(Design for manufacturability )即面向制造的设计,它是并行工程的核心技术。设计与制造是产品生命周期中最重要的两个环节,并行工程就是在开始设计时就要考虑产品的可制造性和可装配性等因素。所以DFM又是并行工程中最重要的支持工具。它的关键是设计信息的工艺性分析、制造合理性评价和改进设计的建议。本文我们就将对PCB工艺中的DFM通用技术要求做简单介绍。 }: L8 ~$ h- W9 D
( H9 ?: F% L5 u, K% C! L9 |# @) ? 一、 一般要求 0 C, Z, ~" [3 W4 z1 |+ I
1、 本标准作为PCB设计的通用要求,规范PCB设计和制造,实现CAD与CAM的有效沟通。
2 |: n) D3 V' D' E# L 2、 我司在文件处理时优先以设计图纸和文件作为生产依据。 1 }; e1 Z" G1 V: m
/ g* m* L) F% F* c4 n' X7 J
二、 PCB材料 6 a2 N) s: x3 ~+ Z5 ]$ N
1、 基材
+ }6 x7 ?. D) G# l* f PCB的基材一般采用环氧玻璃布覆铜板,即FR4。(含单面板)
( N. X# b/ E4 v% W 2、 铜箔
& N! B7 X. ?: w7 r5 z# M# l' Z a)99.9%以上的电解铜;
& f0 s' w: e, D- m b)双层板成品表面铜箔厚度≥35?m(1OZ);有特殊要求时,在图样或文件中指明。 % d B# y- j4 w0 `4 |* N2 n
2 K" R4 W+ V" A 三、 PCB结构、尺寸和公差 7 s p* L1 L6 C7 x+ `( O5 h% n2 O
1、 结构 ( u- e( M( y4 a7 p1 ], d
a) 构成PCB的各有关设计要素应在设计图样中描述。外型应统一用Mechanical 1 layer(优先) 或Keep out layer 表示。若在设计文件中同时使用,一般keep out layer用来屏蔽,不开孔,而用mechanical 1表示成形。 ! w& a3 K; g* a; v# j7 c" b J- [
b)在设计图样中表示开长SLOT孔或镂空,用Mechanical 1 layer 画出相应的形状即可。
6 u# q8 C( C0 i* S 2、 板厚公差
5 t3 b& t" F4 |/ V! x 3、 外形尺寸公差 7 x# J& q" I: K: h, N6 J4 {- h
PCB外形尺寸应符合设计图样的规定。当图样没有规定时,外形尺寸公差为±0.2mm。(V-CUT产品除外) 6 Q" i5 E2 a. a# U" s$ J0 K
4、 平面度(翘曲度)公差 7 p% M, Q5 F# e. u8 ]
PCB的平面度应符合设计图样的规定。当图样没有规定时,按以下执行
& b& n8 {# ^2 @! ^6 W g
3 H! g7 U7 E: L$ Z1 A 四、 印制导线和焊盘 6 Y, p0 a! F3 x5 c
1、 布局
- [( d' d1 c) o: p9 W a)印制导线和焊盘的布局、线宽和线距等原则上按设计图样的规定。但我司会有以下处理:适当根据工艺要求对线宽、PAD环宽进行补偿,单面板一般我司将尽量加大PAD,以加强客户焊接的可靠性。
( S7 g ?% L) A$ t1 n. d b)当设计线间距达不到工艺要求时(太密可能影响到性能、可制造性时),我司根据制前设计规范适当调整。
* q% J+ R) T2 o. _3 E* a c)我司原则上建议客户设计单双面板时,导通孔(VIA)内径设置在0.3mm以上,外径设置在0.7mm以上,线间距设计为8mil,线宽设计为8mil以上。以最大程度的降低生产周期,减少制造难度。 5 c3 `: b* [" i8 q0 O
d)我司最小钻孔刀具为0.3,其成品孔约为0.15mm。最小线间距为6mil。最细线宽为6mil。(但制造周期较长、成本较高) 2 n7 Q6 W* [# D4 K
- v9 b8 n$ C4 ?& C9 h 2、 导线宽度公差
* R0 d/ ^7 s7 u- ~+ \3 r 印制导线的宽度公差内控标准为±15% - `' q0 A+ }+ C0 C$ M M5 ~& t* O
3、 网格的处理
( A, Q G: _/ ^3 [ O) Q a)为了避免波峰焊接时铜面起泡和受热后因热应力作用PCB板弯曲,大铜面上建议铺设成网格形式。 / b/ l7 ?& q$ N3 v! z! W8 L J
b)其网格间距≥10mil(不低于8mil),网格线宽≥10mil(不低于8mil)。
, L! s# Z# v) n0 q8 i 4、 隔热盘(Thermal pad)的处理
1 b! F$ |+ w/ Z7 m- M: ?4 Q% o& q 在大面积的接地(电)中,常有元器件的腿与其连接,对连接腿的处理兼顾电气性能与工艺需要,做成十字花焊盘(隔热盘),可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。 5 M L) }8 n/ r3 N, X3 N) L
2 Q/ }1 x6 B! j- k- E) ?3 N 五、 孔径(HOLE)
! Y& @( s& |/ N& {. D 1、 金属化(PHT)与非金属化(NPTH)的界定
. L- q9 Q3 h0 O/ H0 N% M9 G) x6 Z/ k a) 我司默认以下方式为非金属化孔: & U5 w$ O. b7 }( t! D
当客户在protel99se高级属性中(Advanced菜单中将plated项勾去除)设置了安装孔非金属化属性,我司默认为非金属化孔。
; a8 X w, v H. v( }% g8 b 当客户在设计文件中直接用keep out layer或mechanical 1层圆弧表示打孔(没有再单独放孔),我司默认为非金属化孔。
$ O- g- k V6 e# s 当客户在孔附近放置NPTH字样,我司默认为此孔非金属化。
: m) o/ ]9 T% h2 \ 当客户在设计通知单中明确要求相应的孔径非金属化(NPTH),则按客户要求处理。 ' d* ~: L2 C$ p
b) 除以上情况外的元件孔、安装孔、导通孔等均应金属化。 4 r0 o1 I5 b! }" m$ ]; z; ~# @
2、 孔径尺寸及公差 / a+ W9 o" t4 p+ Z$ \
a) 设计图样中的PCB元件孔、安装孔默认为最终的成品孔径尺寸。其孔径公差一般为±3mil(0.08mm);
0 B: c: j4 k. r1 h, {- {, { b) 导通孔(即VIA 孔)我司一般控制为:负公差无要求,正公差控制在+ 3mil(0.08mm)以内。
( s- A$ o( b! b) W) F$ i; p7 i 3、 厚度 $ p% G$ I9 O# k k9 f1 X b
金属化孔的镀铜层的平均厚度一般不小于20?m,最薄处不小于18?m。
6 t1 @- A$ l8 f4 D4 U6 C' S: ] 4、 孔壁粗糙度
# x& T: W2 u% ~4 i5 z% R PTH孔壁粗糙度一般控制在≤ 32um 2 B$ x% E" |* v& t! i
5、 PIN孔问题
- q- [7 [7 l5 ~2 M Y a)我司数控铣床定位针最小为0.9mm,且定位的三个PIN孔应呈三角形。
5 c- @$ L/ G8 ~+ [) ?; X5 |# y b)当客户无特殊要求,设计文件中孔径均<0.9mm时,我司将在板中空白无线路处或大铜面上合适位置加PIN孔。
* B+ _; L4 C. y* _ 6、 SLOT孔(槽孔)的设计
; y4 g h, [0 b a) 建议SLOT孔用Mechanical 1 layer(Keep out layer)画出其形状即可;也可以用连孔表示,但连孔应大小一致,且孔中心在同一条水平线上。 & o3 }+ \) p/ [3 \1 M4 b, f
b) 我司最小的槽刀为0.65mm。
! w) r0 C( W g$ m( b: \ c) 当开SLOT孔用来屏蔽,避免高低压之间爬电时,建议其直径在1.2mm以上,以方便加工。
) u! j3 t+ W8 q, U[page_break] * Y6 x. x: ^& m% P& e- l
/ o# d& q7 X( N& L( I 六、 阻焊层 7 v$ O" m: y/ o& D( w' \0 F9 h7 O" [
1、 涂敷部位和缺陷
# m6 E. Y: O, D! \ a)除焊盘、MARK点、测试点等之外的PCB表面,均应涂敷阻焊层。 I F* {0 |5 K4 F* w% s
b)若客户用FILL或TRACK表示的盘,则必须在阻焊层(Solder mask)层画出相应大小的图形,以表示该处上锡。(我司强烈建议设计前不用非PAD形式表示盘) 1 ]7 q! {! B& B9 a4 p
c)若需要在大铜皮上散热或在线条上喷锡,则也必须用阻焊层(Solder mask)层画出相应大小的图形,以表示该处上锡。
' z% S, x+ R7 @* N 2、 附着力 6 ^0 `; i p2 S
阻焊层的附着力按美国IPC-A-600F的2级要求。
5 F: p+ d* Z& J* h5 y3 A0 w2 g 3、 厚度
) l: d- q2 e6 @( B4 M 阻焊层的厚度符合下表:
5 u, c# }" P3 A6 Y
1 u. a, ]) g7 X" A 七、 字符和蚀刻标记 ; i# u2 R a% `& D- P' H3 v0 F
1、 基本要求
0 X" j) ^1 V2 s9 l a) PCB的字符一般应该按字高30mil、字宽5mil 、字符间距4mil以上设计,以免影响文字的可辨性。 : B/ B5 T [+ v+ x" L+ h
b) 蚀刻(金属)字符不应与导线桥接,并确保足够的电气间隙。一般设计按字高30mil、字宽7mil以上设计。
. ]9 M8 ~! b) |$ V# n" u, p c) 客户字符无明确要求时,我司一般会根据我司的工艺要求,对字符的搭配比例作适当调整。 - u% E/ r2 f# T& G2 v% n6 J
d) 当客户无明确规定时,我司会在板中丝印层适当位置根据我司工艺要求加印我司商标、料号及周期。 + n; h7 W6 v; D- m2 g. Y
2、 文字上PAD\SMT的处理 " J( m+ I, Z6 a8 g
盘(PAD)上不能有丝印层标识,以避免虚焊。当客户有设计上PAD\SMT时,我司将作适当移动处理,其原则是不影响其标识与器件的对应性。
: f* M0 s3 o( ?! [2 o2 f
# j, `6 y! \& ~. a) z 八、 层的概念及MARK点的处理 ; E' W7 y2 g/ `* s
层的设计 0 i; } H5 C) H) ^
1、双面板我司默认以顶层(即Top layer)为正视面,topoverlay丝印层字符为正。 4 ^" k! B+ O- r5 F" Z/ z* A
2、单面板以顶层(Top layer)画线路层(Signal layer),则表示该层线路为正视面。 6 |, r# H+ I" W1 N/ R
3、单面板以底层(Top layer)画线路层(Signal layer),则表示该层线路为透视面。 ; f G" m9 ~4 ~) A8 `! U, {
MARK点的设计
: T/ @ Y" R: s+ R 4、当客户为拼板文件有表面贴片(SMT)需用Mark点定位时,须放好MARK,为圆形直径1.0mm。
; E/ ^3 n e) Q* d# J- w5 U& _& ] 5、当客户无特殊要求时,我司在Solder 1.5mm的圆弧来表示无阻焊剂,以增强可识别性。FMask层放置一个
! h+ z5 z* I' c! Z" o8 b$ o 6、当客户为拼板文件有表面贴片有工艺边未放MARK时,我司一般在工艺边对角正中位置各加一个MARK点;当客户为拼板文件有表面贴片无工艺边时,一般需与客户沟通是否需要添加MARK。 3 @* W3 Y) X( N
, F8 _3 Q: ?9 K7 e/ O 九、 关于V-CUT (割V型槽)
1 u% T9 B+ O" ? 1、V割的拼板板与板相连处不留间隙.但要注意导体与V割中心线的距离。一般情况下V-CUT线两边的导体间距应在0.5mm以上,也就是说单块板中导体距板边应在0.25mm以上。 % ?# B! B3 c( F1 i6 f
2、V-CUT线的表示方法为:一般外形为keep out layer (Mech 1)层表示,则板中需V割的地方只需用keep out layer(Mech 1) 层画出并最好在板连接处标示V-CUT字样。 ! G9 z W+ a' y2 W( q9 Y7 q
3、如下图,一般V割后残留的深度为1/3板厚,另根据客户的残厚要求可适当调整。
% i1 Y8 Y- I- x. v 4、V割产品掰开后由于玻璃纤维丝有被拉松的现象,尺寸会略有超差,个别产品会偏大0.5mm以上。
: j9 e% _/ D% p8 u N 5、V-CUT 刀只能走直线,不能走曲线和折线;且可拉线板厚一般在0.8mm以上。
$ q$ Z$ n) c6 ~6 Y0 a0 q
+ }5 n+ I3 v2 j7 o 十、 表面处理工艺
6 J! x3 m* Z: Y" y) D/ D- k# i7 x 当客户无特别要求时,我司表面处理默认采用热风整平(HAL)的方式。(即喷锡:63锡/37铅) ; { L4 o) G' H& r
以上DFM通用技术要求(单双面板部分)为我司客户在设计PCB文件时的参考,并希望能就以上方面达成某种一致,以更好的实现CAD与CAM的沟通,更好的实现可制造性设计(DFM)的共同目标,更好的缩短产品制造周期,降低生产成本。 + C0 k. `( G2 a) ` M; d
. N! E K5 U. F7 m
十一、 结束语 9 U- e5 }7 x7 Q/ x* o/ e7 R7 T, b, d# B
以上DFM通用技术要求(单双面板部分)仅为世纪芯为客户在设计PCB文件时的提供的参考,并希望能就以上方面相互协商调和,以更好的实现CAD与CAM的沟通,更好的实现可制造性设计(DFM)的共同目标,缩短产品制造周期,降低生产成本。
) G- A& L4 c: Y0 @# z) _7 G; a
# ]$ k- h& R* E; y8 s |
|