|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
作品名:[AD 10][2层]TPA3118D2数字功放板原理图和PCB源文件$ V2 D+ s$ c+ [5 I6 s% k0 y
9 f% |) q" |% v1 o* F# v
文件描述
+ w1 R. z* r: v: _2 A# M
& [! y! G* o* S. {/ P h1. 作品用途:TPA3118D2数字功放板- L) o+ F# D E- _( y
. O; Z& e" L, I2 ]) D+ J3 I2. 软件版本:AD 10# ]9 S6 J! O: d# j- V
+ `6 e& J/ _3 b7 ~5 u8 \3 M3. 层数:2层板4 z! ~, l+ Y) t" u
3 o: Q9 o$ x9 L) d/ i4. 用到的主要芯片:TPA3118D2
# Q- h4 N0 Z4 O
a4 j7 |2 j! X8 t5 A5. PCB尺寸:100mm*65.7mm
+ u5 v/ f8 `5 z' x: U
; Z1 o- C, G* U3 s; w5 y# q- ^ s7 S; m! j
作品截图如下:, ?8 o1 K4 X ^& Y. {7 S: V
8 p- j5 g8 l" y/ L. h) w7 e顶层截图:0 t4 V! X( Z2 y3 ^ h
- U3 |, L5 Z! h! K
' q: }- \$ B; A0 P/ Q底层截图:
6 m% s4 W2 |4 O' Q* R7 [" x, i
" \+ X0 ~# \8 O) s4 L; S8 _
4 U% H' O. J. s' w$ r# n0 ], L
全层截图:
/ A' t/ R t3 H& X" f7 I3 h! h/ f J
( u3 j8 O" p3 _" Q) b
9 _# X& m3 ]" K/ w z
叠层信息截图如下:/ ~ S7 L( i, U* l/ M3 W3 D
: n& D; ~; ]$ F) i4 D, l8 ?* R5 h: t
BOM:
: o$ g2 C4 @ R2 N| Comment(属性) | Designator(位号) | Footprint(封装) | Quantity(数量) | | ADUIO | AUX1 | 3.5MMAUX | 1 | | 105P | C1, C10, C12, C15, C17, C18, C20, C31, C33, C35, C38, C40 | 0805C | 12 | | 2200uF/25V | C2, C3, C23, C24, C43, C45 | ED10 | 6 | | 102P | C6, C14, C30, C34 | 0805C | 4 | | 103P | C7, C11, C27, C32 | 0805C | 4 | | 224P | C8, C16, C19, C21, C28, C36, C39, C41 | 0805C | 8 | | 684P | C9, C13, C29, C37 | 0805C | 4 | | 220uF/25V | C22, C42 | C7343-D | 2 | | LED | D1 | LED-0805-G | 1 | | PWR2.5 | J1 | 电源插口 | 1 | | HEADER_8 | J2 | HEADER_8 | 1 | | Inductor | L1, L2, L3, L4 | L-12*12mm-S | 4 | | HEADER_2 | P1, P2 | COM2 | 2 | | HEADER_1 | P3, P4, P5, P6 | 定位孔3.2mm | 4 | | SS8050 | Q1, Q2 | SOT23-3N | 2 | | 30K | R1 | 0805R | 1 | | 1K | R2, R9 | 0805R | 2 | | 47K | R3, R11 | 0805R | 2 | | 100K | R4, R5, R8, R12, R16, R19 | 0805R | 6 | | 3R3 | R6, R7, R17, R18 | 1206 | 4 | | 20K | R10, R20 | 0805R | 2 | | 100K | R13, R21 | 1206 | 2 | | 470R | R14, R22 | 0805R | 2 | | 10K | R15, R23 | 0805R | 2 | | 10K | RP1 | B3W-8 | 1 | | Push Botton | SW1 | POWER_KEYY | 1 | | TPA3118D2 | U1, U2 | HTSSOP32 | 2 | + K1 i$ t' P+ Y) g' n$ ]! P8 R V. T
附件:
1 e8 u1 n9 {/ p6 X2 e& y9 E0 j" K8 a1 L* F; O. I+ @4 B9 P3 i
原理图和PCB源文件如下:
+ }; y! c- l, L9 N
; P0 S+ t3 g9 x& w9 v& n$ Z4 {: n$ j- [
[& [. V! G) E, h1 X+ @3 a1 o" a |
|