找回密码
 注册
关于网站域名变更的通知
查看: 1321|回复: 6
打印 上一主题 下一主题

FPGA时钟换pin规则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-11 09:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
提问:FPGA的BNAK上面SRCC和MRCC时钟管脚接的信号为什么不能换pin,它的特殊意义或者作用是什么?
5 i3 W7 \# z$ U5 }* R7 z+ t1 j

该用户从未签到

推荐
发表于 2019-5-11 22:36 | 只看该作者
MRCC为全局时钟管脚,SRCC为局部时钟管脚,只能分配本Bank和相邻Bank的时钟,一般不能交换管脚,但作为普通io口时是可以随意交换的。
  • TA的每日心情
    郁闷
    2024-11-1 15:35
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2019-5-11 11:23 | 只看该作者
    不能换就是不能换,只有这些引脚才有特殊功能
  • TA的每日心情
    开心
    2025-5-9 15:55
  • 签到天数: 785 天

    [LV.10]以坛为家III

    5#
    发表于 2019-5-12 10:00 | 只看该作者
    时钟管脚确实不能换,不然会影响硬件逻辑的时序
  • TA的每日心情
    无聊
    2025-9-17 15:03
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    6#
    发表于 2019-5-13 08:58 | 只看该作者
    请参考芯片规格书  内有详细介绍
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 14:44 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表