找回密码
 注册
关于网站域名变更的通知
查看: 5161|回复: 17
打印 上一主题 下一主题

usb 信号在接口端并联两个电容(如图)是什么作用?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-10-24 16:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
关于电容8 r9 v+ s% P: M/ }2 x
1.据我了解,如果把电容放在电源pin附近,那么在电学上,它是滤波用的* }5 w" U7 |. c' O. G& t
2.如果把它串接在电路上,就是通交流,隔直流用的。6 K+ h# x! M  ?- G3 F2 M+ p
疑问是,如下图,把电容并联在高速的usb signal 上,在电学上是做什么用?7 I% J/ o; }9 o6 Q: a' H7 V/ L- J& ]3 Y
阻抗匹配吗?还是所谓的下拉,上拉……
* X- h5 Y. u' K/ \" O+ o6 G我最关心的是,在实际的layout做placement时,应该选用下图中的哪个模式,
$ v/ U( k0 O# p: z8 N# e- I8 P
2 D9 h! v, _( X; [$ H[ 本帖最后由 net_king 于 2008-10-28 12:52 编辑 ]

j4.JPG (125.41 KB, 下载次数: 10)

j4.JPG
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2008-10-24 18:24 | 只看该作者
    我想还是与走线保持垂直 在同一层好吧
    , d1 u, a# [( D加电容好像起到应该是滤波吧
    $ k* |) k& ~6 Y! A/ a) R4 @) ~% g. T$ {
    不过貌似也没啥用处

    该用户从未签到

    3#
    发表于 2008-10-26 18:01 | 只看该作者
    看看。。。

    该用户从未签到

    4#
     楼主| 发表于 2008-10-27 09:43 | 只看该作者
    很不幸,周五发的贴子。周一来看,直接就沉了。+ y# |. E! l2 p
    再顶一下吧。6 H& ~  H  U* x4 u1 Z
    看看有没有更好的答案!

    该用户从未签到

    5#
    发表于 2008-10-27 11:07 | 只看该作者
    我认为是在输出之前滤除共模成分,所以个人认为还是第一种比较好;但是如果考虑到过孔带来的高频电容效应,就比较麻烦了。期待高手解答啊,帮你顶起来

    该用户从未签到

    6#
    发表于 2008-10-27 12:41 | 只看该作者
    你检查一下这个电容的耐压值,因该是2KV,可能是防止ESD的作用。

    该用户从未签到

    7#
    发表于 2008-10-27 18:32 | 只看该作者
    USB不是对容性负载比较敏感吗,这样接电容应该对对USB 信号质量有影响吧
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    8#
    发表于 2008-10-27 21:39 | 只看该作者
    应该是共模电容,如果是USB2.0,这个值有些大了,USB1.0或USB1.1没有关系。

    该用户从未签到

    9#
    发表于 2008-10-28 10:05 | 只看该作者
    不过这种设计比较少见,如果是共模电容通常是在电源处的,也就是Y电容; 通常如果不用专用的保护管的话,这个信号线应该是共模电感输出,所以你的原路图是否正确,请确认。

    该用户从未签到

    10#
    发表于 2008-10-28 21:00 | 只看该作者
    原帖由 liqiangln 于 2008-10-28 10:05 发表 " L8 m0 R( q6 i. t0 |& E9 R' ]
    不过这种设计比较少见,如果是共模电容通常是在电源处的,也就是Y电容; 通常如果不用专用的保护管的话,这个信号线应该是共模电感输出,所以你的原路图是否正确,请确认。
    / B& |$ R. k: ^, f8 O! r- N, t8 \
    9 u7 ?/ ?9 r- d. |! }& }
    哈哈,不愧是liqiangln版主。
    8 W" K# _. w& Y! S1 e& ^Y电容貌似更多用在电源网络中,差分应用不是很理解。6 ?( }2 ~4 e. f- ]0 _% [* L
    莫不是放在终端减小ramp?
    7 [( F) `! X# d4 |6 ~) ^3 Y不解。。。

    该用户从未签到

    11#
     楼主| 发表于 2008-10-30 12:59 | 只看该作者

    思路清晰多了

    本人并不是EE科班出生。layout 三年……' g  P( T' _- h/ y# d+ y$ I3 c
    不知以上各位大侠是否是电学高手。
    9 Z! Q( U- |  v# x. R当初看到这个部分,以为是自己自学的电学理论太粗浅,现在看来,也不完全是这样。除非以上各位都不是学EE的。1 l9 E# N. y& q* _0 I' T# y
    从目前的讨论来来,不是ESD用,基本就是电路有的怪了……
    2 Q* @1 t1 a& b8 @8 }" G. W不过我们只做layout 外包,我们已经按上图的第一种方式做好。所以我们不会把这个结论往上游回溃,遗憾……

    该用户从未签到

    12#
    发表于 2008-12-12 00:02 | 只看该作者
    就是滤波用的,对电气特性有些影响,不过多EMC有好处

    评分

    参与人数 1贡献 +5 收起 理由
    Allen + 5 谢谢参与

    查看全部评分

    该用户从未签到

    13#
    发表于 2008-12-12 16:51 | 只看该作者

    检查和探测usb HIspeed 和Full speed 模式

    可以看看usb协议

    该用户从未签到

    14#
    发表于 2008-12-13 11:40 | 只看该作者
    限制电压

    该用户从未签到

    15#
    发表于 2009-3-2 23:05 | 只看该作者
    USB是外界设备的通道,很容易有ESD的问题,加电容,能滤波高频干扰,静电等;% {/ `' `1 f  {' ]: s. N3 v
    不过加电容也会影响传输速度的,最好用其他办法。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 23:08 , Processed in 0.171875 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表