找回密码
 注册
关于网站域名变更的通知
查看: 1345|回复: 10
打印 上一主题 下一主题

关于PCIE封装问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-3-17 15:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近一块板子用到PCIE座,封装是全卡的,生产贴装时发现PCIE座子配套的卡扣没办法在产线上编程,因为封装是做成一体的只有一个坐标。请问各位都是如何处理这个问题的呢?是把PCIE的封装和卡扣分开做成两个么?5 |3 J( T% G$ T
    封装论坛人气不旺,只好在这里问问了!
5 u* b! i; B5 R+ A; l

该用户从未签到

2#
发表于 2017-3-17 16:59 | 只看该作者
那就做成两个封装咯,卡扣单独一个元器件

该用户从未签到

3#
 楼主| 发表于 2017-3-17 17:10 | 只看该作者
好吧!那就做两个好了!

该用户从未签到

4#
发表于 2017-3-17 17:32 | 只看该作者
有一体化封装的,把封装坐标修正定位在贴片插座那里看下
  • TA的每日心情
    开心
    2020-5-19 15:39
  • 签到天数: 10 天

    [LV.3]偶尔看看II

    5#
    发表于 2017-3-18 22:22 | 只看该作者
    最后分开比较好

    该用户从未签到

    6#
    发表于 2017-3-20 09:18 | 只看该作者
    那就做成两个封装咯,卡扣单独一个元器件

    该用户从未签到

    7#
    发表于 2017-3-21 11:29 | 只看该作者
    以前我也遇到过这种问题,以前使用orcad做的图,原理图上没有加卡槽的符号,结果做PCB的就给忘放了,结果板子就费了
  • TA的每日心情
    郁闷
    2024-11-1 15:35
  • 签到天数: 2 天

    [LV.1]初来乍到

    8#
    发表于 2017-3-21 16:59 | 只看该作者
    xuexi le 学习了

    该用户从未签到

    9#
    发表于 2017-3-24 08:38 | 只看该作者
    找个参考板的封装,直接拿过来用。

    该用户从未签到

    10#
    发表于 2017-3-27 14:32 | 只看该作者
    这个随便啦,还要跟你的原理图那边配合。
    0 o$ r; m; N$ Q9 c; V7 H9 g6 J
    * j/ p3 L: {6 M

    该用户从未签到

    11#
    发表于 2017-3-31 17:15 | 只看该作者
    建议分开做封装。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-18 22:02 , Processed in 0.093750 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表