找回密码
 注册
关于网站域名变更的通知
查看: 2647|回复: 13
打印 上一主题 下一主题

EMC刚遇到一个问题,各位给提供提供思路啊,谢谢

  [复制链接]
  • TA的每日心情
    开心
    2020-10-26 15:52
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2016-12-28 22:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    最近公司一款产品做EMC辐射骚扰测试,在特点频点发现是接手柄的线缆的辐射发射造成超过标准限制,因为把手柄加整个线缆去掉的时候就明显没有这几个频点的超标了。
    , a4 Z, r2 a- T0 c+ K, R7 r9 y/ M那么问题来了,因为最近看了差模和共模的概念,有点迷糊,我的理解是:1 k1 |4 z1 Q, `; i6 w
    1:这个问题应该是线缆上面的共模辐射导致超标。不知道理解对不对?有没有可能是差模电流造成的?
    . F3 O- ^1 D1 a8 m& m7 P2:如果整改,我的思路是,和这个手柄相连的所有的PCB布线在主板上要处理好,所有的线要就近参考相邻层的GND,且不能跨分割
    - k' S5 b) c( T% x) _3:还有一个疑问,就是要不要再进手柄线的connector处,每根信号线都加电容呢?或者加一些滤波?( \1 i: x0 y# C/ i$ n8 f' r7 s
    以上三个疑问有没有相似经验或者高手能够提供一点思路?感激不尽啊。谢谢
    8 E7 r; T5 F! g' ^( b

    该用户从未签到

    2#
    发表于 2016-12-28 23:33 | 只看该作者
    不太懂,帮顶!等待大神解答

    该用户从未签到

    3#
    发表于 2017-1-2 21:29 | 只看该作者
    1、共模的问题会多点。2、先采用屏蔽的手柄线试试。3、每根线接电容貌似对辐射改善不大!建议找到准确的辐射源再说!

    该用户从未签到

    4#
    发表于 2017-1-3 10:03 | 只看该作者
    有没有直接套个磁环 试下先,行的话直接套个小磁环
    3 S, h, g' {3 r$ Q( [  @* s

    点评

    考虑过,但是增加磁环对成本增加太大。  详情 回复 发表于 2017-1-4 08:43

    该用户从未签到

    5#
    发表于 2017-1-3 10:04 | 只看该作者
    比增加电容应该要强很多
  • TA的每日心情
    开心
    2020-10-26 15:52
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
     楼主| 发表于 2017-1-4 08:43 | 只看该作者
    lizudong 发表于 2017-1-3 10:03
    4 \/ l; Q) J( O5 R- H有没有直接套个磁环 试下先,行的话直接套个小磁环

    0 n. Q. L( l9 [+ y: k考虑过,但是增加磁环对成本增加太大。: E9 i! T5 v2 X+ ?9 D3 K

    该用户从未签到

    7#
    发表于 2017-1-4 23:10 | 只看该作者
    1 基本上共模干扰$ X& Y$ q3 C/ h/ G
    2 考虑是其他走线干扰过来的,造成线缆的线带出来的。: {( G# b! `, i. q+ f
    3 线缆上所有线都增加电容,这是个解决办法;也可以考虑串磁珠。  a, m8 Q; n1 f
    4 超出的频点是单支还是一个包,或者两者结合?- X+ Y0 h/ _+ w2 B! |# G
    5 列出超频的点,看看属于哪些信号的频点的倍频,一般周期信号占空比50%左右的只有奇倍频,如果不是50%的还会有偶倍频。

    点评

    1:超出的频点在1.15G到1.45G这一片,都很接近限值,并有几个点超出。 1056M,1188M,1408M。 2:其中1188M已经找到原因是DDR3的时钟频率问题,时钟是396M ,刚好是时钟的3倍 3:1056M和1408M初步判断是LVDS的时钟5  详情 回复 发表于 2017-1-5 09:17
  • TA的每日心情
    开心
    2020-10-26 15:52
  • 签到天数: 1 天

    [LV.1]初来乍到

    8#
     楼主| 发表于 2017-1-5 09:17 | 只看该作者
    fallen 发表于 2017-1-4 23:10
    # h( C7 L8 Y" B8 d9 t1 基本上共模干扰7 b- }0 W0 D  \* M
    2 考虑是其他走线干扰过来的,造成线缆的线带出来的。' t2 n: ^% b. E6 Q4 w
    3 线缆上所有线都增加电容,这是 ...
    : I( ]4 B9 z6 _2 m
    1:超出的频点在1.15G到1.45G这一片,都很接近限值,并有几个点超出。! {$ `0 l  b7 Q1 V. W+ @- c7 l
    1056M,1188M,1408M。7 G9 s& v# V8 P$ S" i7 f' X
    2:其中1188M已经找到原因是DDR3的时钟频率问题,时钟是396M ,刚好是时钟的3倍
    % z9 }8 i4 v& o5 N, u" j" X2 D% ?% m3:1056M和1408M初步判断是LVDS的时钟50M的倍频,因为LVDS的数据是7位,时钟是50M: z" M2 z' }, r! y
    根据屏幕显示不同的画面,应该是可以倍频到352M,1056M,1408M的。
    , n7 j# M, f2 V  k" M
    & p: o! ]) @0 T* F, c5 M目前的想到的解决方法是,对于手柄线缆的connector,确保每根线的参考回流不要跨平面分割。且进入connector之前要加电容把这些频点覆盖掉。
    . W: c$ t, _* D7 d6 `* P9 n/ |' v8 {7 n+ r& ]$ E
    但是对于LVDS这块没有好的办法,因为屏和主机的连接通过FPC线连接,LVDS线进入FPC线之前没有串入CFM(共模扼流圈)。加上机壳封闭没有之前好,导致超标。$ V6 ?1 Q# D$ h
    打算的解决方法是,堵住屏上的机壳有开口的地方,防止泄露,进行试验,看看这些点能不能过。再尝试修改机壳的结构开口。但是代价有点大。
    / h; k# M% {: Q, W6 a8 q& m没有想到其他更好的办法了?
    # B3 a  C1 l; i

    点评

    第二条:DDR3时钟超标,现在应该是很少有DDR3时钟超标的吧。看看layout是否做的有问题。 第三条:个人认为1056和1408不是LVDS的50MHZ倍频,如果是的话,那么低频段的应该也有50MHZ的倍频出现并超标,一般LVDS的问题  详情 回复 发表于 2017-1-5 22:46

    该用户从未签到

    9#
    发表于 2017-1-5 22:46 | 只看该作者
    ytlbms 发表于 2017-1-5 09:17
    1 I' G4 T& @# j" X" N% j0 p1:超出的频点在1.15G到1.45G这一片,都很接近限值,并有几个点超出。0 I5 |6 w% s7 @6 j2 N+ G
    1056M,1188M,1408M。
    0 t- |) Q' \+ q2:其中1 ...
    ; b3 y, |: L4 s4 b3 X; q9 B
    第二条:DDR3时钟超标,现在应该是很少有DDR3时钟超标的吧。看看layout是否做的有问题。2 q' y+ c3 u% k  O7 U5 D" w- H5 i
    第三条:个人认为1056和1408不是LVDS的50MHZ倍频,如果是的话,那么低频段的应该也有50MHZ的倍频出现并超标,一般LVDS的问题是CLK的倍频,在保证眼图OK的情况下尽量减低幅度以及开展频;贴导电胶布等等。$ U1 E( G  m( T1 ^  A% l% D

      C9 _4 z+ |3 r4 |4 b+ q7 w另外你的线缆走的是什么些什么线?“确保每根线的参考回流不要跨平面分割”只能保证本身信号质量好些,对于一些干扰没有直接的作用。1 v5 s; `& \3 q! n# S( m

    点评

    谢谢回复。 1:DDR的layout是参考NXP的建议做法,直接把DEMO板移植过来的。改的余地不是太大 2:LVDS的时钟是50M。尝试用铝箔胶带把FPC线裹住,但是用近场探头测试,改善不大。打算带到EMC专门实验室验证一下。这  详情 回复 发表于 2017-1-6 15:37
  • TA的每日心情
    开心
    2020-10-26 15:52
  • 签到天数: 1 天

    [LV.1]初来乍到

    10#
     楼主| 发表于 2017-1-6 15:37 | 只看该作者
    fallen 发表于 2017-1-5 22:46* e) C2 N( Z- i
    第二条:DDR3时钟超标,现在应该是很少有DDR3时钟超标的吧。看看layout是否做的有问题。( z6 D8 v- X3 L7 W- \7 t
    第三条:个人认 ...

    , Y* ]: D2 l! m- p! B" \4 [谢谢回复。
    9 Z' V! y) r9 N4 V( `1:DDR的layout是参考NXP的建议做法,直接把DEMO板移植过来的。改的余地不是太大$ G3 n/ f& r2 O( C# c0 M' _0 p
    2:LVDS的时钟是50M。尝试用铝箔胶带把FPC线裹住,但是用近场探头测试,改善不大。打算带到EMC专门实验室验证一下。这应该就是您说的贴导电胶布的意思吧?
    " f6 e. F) ~; B, ^3:“在保证眼图OK的情况下尽量减低幅度以及开展频”,您的意思是LVDS数据信号眼图OK的情况下,降低LVDS数据信号的幅度吗?这个是不是在CPU中有:对LVDS驱动力的设置什么的?' y) q; p6 j5 U$ j
    “开展频”的意思是LVDS的CLK开展频吗?这块还不了解怎么操作,我先网上搜一下,搞不定再请教您。% C" p9 D% y3 e  z2 J, q% ~
    4:线缆的信号有几类:一是电源信号12V,5V,3.3V,还GND,AGND,二是LED_PWM,还有按键信号。三是麦克信号MIC1N/P, MIC2N/P.
      L% F  n4 b! T- s# R% s, v; o目前打算在电源和第二类信号上面进入连接器之前加上一个0.1uF和100pF的电容并联。然后在线缆上面的GND信号上面串一个高频磁珠试一试。
    ! `! T7 Q. ^0 S( T) K* G' Z. s2 H

    点评

    1 DDR的基本上就是阻抗再做好点,开展频看看;或者SOC的散热片接GND(如果是金属的) 2 恩,就是把线理理,做做屏蔽 3 降低LVDS信号的幅度,包括数据与CLK;展频就是抖频,把信号的辐射平均一下。 4 你的都是电源与  详情 回复 发表于 2017-1-6 23:15

    该用户从未签到

    11#
    发表于 2017-1-6 23:15 | 只看该作者
    ytlbms 发表于 2017-1-6 15:37
    , F6 ~2 L9 k/ Z% T! ~谢谢回复。" q2 H) _( y* D/ H2 N4 M
    1:DDR的layout是参考NXP的建议做法,直接把DEMO板移植过来的。改的余地不是太大  a8 g, x! |! H$ ~
    2:LVDS的 ...
    / c5 [' ?2 [# K. ~5 o2 R( a; N
    1 DDR的基本上就是阻抗再做好点,开展频看看;或者SOC的散热片接GND(如果是金属的)' [; S; ^2 z8 e0 W3 @+ f
    2 恩,就是把线理理,做做屏蔽
    9 q6 Q. L6 l( \7 |8 _3 降低LVDS信号的幅度,包括数据与CLK;展频就是抖频,把信号的辐射平均一下。& B0 u2 v. |7 h0 \2 |, D
    4 你的都是电源与低速线,加电容解决妥妥的。
    / ?* w: }& p6 B, M$ [) k4 D) z" d4 x4 a, B! [

    该用户从未签到

    12#
    发表于 2017-1-9 08:36 | 只看该作者
    一般来说,屏线这个点超标很正常,在屏线的两端各加一个磁环效果会好一点~

    该用户从未签到

    14#
    发表于 2017-5-14 11:29 | 只看该作者
    线束上上个磁环试试
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:43 , Processed in 0.203125 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表