找回密码
 注册
关于网站域名变更的通知
查看: 940|回复: 7
打印 上一主题 下一主题

关于FPGA与DDR的接口时钟

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-11-28 09:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在的方案是,用的是DDR3,要求DDR3工作在800MHz主频下,那么FPGA给DDR3的时钟信号应该是400MHz吗?求大神解答,小弟不胜感激啊~

该用户从未签到

2#
发表于 2013-11-28 10:04 | 只看该作者
DDR3工作在800MHz,时钟就是800,数据1600,所以叫DDR-1600.

评分

参与人数 1贡献 +2 收起 理由
ych634227759 + 2 很给力!

查看全部评分

该用户从未签到

3#
 楼主| 发表于 2013-11-28 10:18 | 只看该作者
part99 发表于 2013-11-28 10:04
! L0 r! y2 h8 M8 N2 @DDR3工作在800MHz,时钟就是800,数据1600,所以叫DDR-1600.

. G$ }- e$ k* E4 f! [; [# ~9 W( m哦,对的。。我描述错了,就是要让DDR3的读写速率是800Mbps,那么FPGA给DDR3的时钟信号应该是400MHz,也就是2倍的关系,对吧?

该用户从未签到

4#
发表于 2013-11-28 10:23 | 只看该作者
ych634227759 发表于 2013-11-27 21:18
7 f( j& B9 C+ x+ p$ w: \哦,对的。。我描述错了,就是要让DDR3的读写速率是800Mbps,那么FPGA给DDR3的时钟信号应该是400MHz,也 ...

7 {  `$ V( j% R4 f. y# K正确!

该用户从未签到

5#
 楼主| 发表于 2013-12-5 10:52 | 只看该作者
part99 发表于 2013-11-28 10:23/ r* E0 q7 h2 R" Z+ i2 Z6 c, ^, b; E
正确!

! H. f- k- c2 h; Y( J! ^+ v# C那能不能让DDR3内存降频使用呢?比如说DDR3的时钟频率范围是667MHz到1866MHz,那能不能给DDR3的输入时钟能不能低于667MHz呢?

该用户从未签到

6#
发表于 2013-12-5 10:56 | 只看该作者
内存降频使用没问题,关键是FPGA的内存控制器能否支持低频,从硬件角度出发,这些都没问题,软件要设置的东西会多一些。

该用户从未签到

7#
 楼主| 发表于 2013-12-5 18:07 | 只看该作者
part99 发表于 2013-12-5 10:56
7 Q0 S* i9 T% X3 H: t+ ]内存降频使用没问题,关键是FPGA的内存控制器能否支持低频,从硬件角度出发,这些都没问题,软件要设置的东 ...

2 {: j1 `3 v/ q+ d好的,非常感谢您的耐心讲解!
  • TA的每日心情
    擦汗
    2021-12-14 15:41
  • 签到天数: 1 天

    [LV.1]初来乍到

    8#
    发表于 2015-11-5 12:24 | 只看该作者
    从硬件角度出发,这些都没问题
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 20:09 , Processed in 0.171875 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表