找回密码
 注册
关于网站域名变更的通知
查看: 3459|回复: 14
打印 上一主题 下一主题

疑惑:USB阻抗匹配问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-7-3 10:57 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1、USB协议要求数据线的差分阻抗要满足90Ω,想问下这是指工作时候的交流阻抗还是直流阻抗?8 f$ X! r! A3 K7 S% t. o6 ?/ ]
2、目前项目中为了抗干扰,在USB数据线上各串了一个磁珠,磁珠在12MHz时候的交流阻抗大概为30Ω,如果交流阻抗要求90Ω,那么我的差分走线阻抗只要满足60Ω即可?) _; O9 J* I. X' I3 x9 Q0 R) S
3、看到其他产品在USB源端数据线上各串联了47Ω的电阻,这是为了阻抗匹配吧?那么USB工作时是交流信号,而电阻的交流阻抗是0,那么有作用吗?
) P5 C) A3 Z. f0 R还请各位大侠帮忙解答上面的疑惑,谢谢!
% A5 j! d3 A8 t& ]

该用户从未签到

2#
发表于 2015-7-3 11:03 | 只看该作者
1 那个是特征阻抗,不是交流和直流阻抗6 W( N! Q; h' `1 S7 B0 ?3 C
2 差分线依然需要满足90欧
' @" C8 O% D% r5 k& w5 n( M$ B  g3 串接47R的,是USB1.0和US1.1,因为这些都是电压模式的。USB2.0以上的都是电流模式,串接的电阻必须很小,基本上都是用0R(用来吸收阻抗不连续的反射)

该用户从未签到

3#
 楼主| 发表于 2015-7-3 11:15 | 只看该作者
fallen 发表于 2015-7-3 11:03
# K' p' H8 x. h3 Y& T7 Z2 O- G" v! L1 那个是特征阻抗,不是交流和直流阻抗  q/ E% N, x' E) @$ L; L
2 差分线依然需要满足90欧) ~9 f: T4 C! m  M$ q
3 串接47R的,是USB1.0和US1.1,因为这 ...

7 q$ a; f' }  V     目前项目发现USB数据线上加上磁珠后,抗干扰性的确变好了,但USB的兼容性又变差了,会出现个别USB读取有问题。现在怀疑是磁珠在12MHz工作时候的存在交流阻抗导致的。关于这个问题版主有什么好的建议吗?应该从什么方面着手改善呢?; J$ t# S  \* Y

该用户从未签到

4#
发表于 2015-7-3 11:16 | 只看该作者
我也想顺便请教下版主,这90欧的阻抗匹配;是只需要PCB设计的时候走线的阻抗匹配(通过SI9000计算所得,然后交于板场处理);然后不需要端接电阻(100R)或者值端接你所说的0R电阻吸收阻抗不连续的反射。还是说既要保证差分走线的特征电阻,还必要端接100R(90R)的电阻!!

该用户从未签到

5#
发表于 2015-7-3 11:23 | 只看该作者
fallen 发表于 2015-7-3 11:03+ U! @2 k1 y  j' U" [/ w5 d" L  r
1 那个是特征阻抗,不是交流和直流阻抗) c0 a# G4 [- T* t2 O8 ?
2 差分线依然需要满足90欧
. c) d6 G' L& R4 d# G3 串接47R的,是USB1.0和US1.1,因为这 ...

- `- f& [/ e" G1 i  F* ?( q然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,
* K8 p4 ?) f$ I9 x" L- R4 W& L* L/ ?! B常见的就是源端50R串联匹配,消除二次反射;一种就是负载端# ]& P5 f3 e( {, _3 L5 t
戴维南并联匹配,消除一次反射;但是看了许多的实际电路设计时,+ H0 }6 F; B% w) J6 `
很多使用的都是直连的;然后和通过控制走线的特征电阻
( R2 Y# F& g* P) O5 m. a单端使用50R,差分使用90R;这是为什么呢!!是否跟ODT设置有关,  T$ A& ~1 s5 h) [: ], s6 o4 S
然后时钟线和 地址线、数据线走线的长度 ,相互之间有什么关系,# q2 T# w3 j: P7 `9 F$ m) I' s
比如,时钟线略长与数据线。 还有一个蛇形走线的时候,
5 E/ a0 P& j6 K# E5 V/ ~有没有一定的规则,比如绕几圈,多大的弧度,怎么绕;6 V' s" X- N# @% }( ^" F! ~
问题有点多,还请不不吝赐教啊!!! 也希望其他各位大神 指点迷津!
; f, J) v3 L# F

该用户从未签到

6#
发表于 2015-7-3 11:26 | 只看该作者
还有 就是告诉设计时的过孔 设计原则,如果选择合适的过孔,还有如何换层!!
+ F' }9 W) D: r5 O) G! [# |上面 写错了事是 特征阻抗 不是电阻!!!还有铺铜时的网格密度选择!

该用户从未签到

7#
发表于 2015-7-3 12:35 | 只看该作者
建议楼主赶紧找本信号完整性的书集看看,好多问题

该用户从未签到

8#
发表于 2015-7-3 12:39 | 只看该作者
Log07071222 发表于 2015-7-3 11:238 v6 p9 G; B- g
然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,
4 p( S2 W- B1 T" z常见的就是源端50R串联匹配,消除二次 ...

& H) t6 I/ E& e2 Y7 t8 G是与ODT有关系。

该用户从未签到

9#
发表于 2015-7-3 13:36 | 只看该作者
xingnuolgsx 发表于 2015-7-3 11:15
' \. ]8 \' @1 C- G目前项目发现USB数据线上加上磁珠后,抗干扰性的确变好了,但USB的兼容性又变差了,会出现个别USB读 ...

! \5 }% b+ H/ F2 K5 d: M没什么好的建议,你可以不用磁珠改用共模电感试试,使用磁珠的见的少。

该用户从未签到

10#
发表于 2015-7-3 13:38 | 只看该作者
Log07071222 发表于 2015-7-3 11:16) }1 O3 M) a2 v& o& v7 D  a! \
我也想顺便请教下版主,这90欧的阻抗匹配;是只需要PCB设计的时候走线的阻抗匹配(通过SI9000计算所得,然 ...
0 Y, ]# B& [9 B$ {' y) V* X6 }6 d
保证走线90欧阻抗匹配。+ u0 k- _2 b0 y% S! k
0R只是起到部分的作用,比如不可避免的要打过孔,以及走线的阻抗不连续。
3 w; y* T8 ^* a  f1 N& ?: }; O

该用户从未签到

11#
发表于 2015-7-3 13:45 | 只看该作者
Log07071222 发表于 2015-7-3 11:23
/ ^4 x1 W& a2 q- c然后再请教一下,就是DDR2/DDR3设计的文档都提到需要做阻抗匹配,
2 m" Z, Y* [; r6 }# B' L5 C常见的就是源端50R串联匹配,消除二次 ...

$ c) |" v0 ^$ a# `跟ODT有关系。
, i$ V6 w0 T7 N/ @其他的你问问大师吧,- y( p! |, K! C

该用户从未签到

12#
发表于 2015-7-3 16:38 | 只看该作者
fallen 发表于 2015-7-3 13:457 f; o6 D* c! E/ Z9 t5 F- ?
跟ODT有关系。7 p. l  |  p5 p
其他的你问问大师吧,

  A: u9 |: u% d谢谢!!!哈哈,最近几个月 看了很多书,但是,; S. C! {- w; a; A3 q( K
有些东西知道好像是那么一回事,但是又不是很确信
& Y& [3 q" `1 O所以需要大师 给出确切的答复0 j! }  e0 \7 r" P$ C7 K4 g

该用户从未签到

13#
发表于 2015-7-3 16:38 | 只看该作者
坐等 各路大师 继续跟进啊,贴文章 文档,1 H+ |* N/ U, b' [, ]1 y' f2 V- m
都行
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-12 17:55 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表