找回密码
 注册
关于网站域名变更的通知
查看: 2567|回复: 8
打印 上一主题 下一主题

2D line 如元件外框 為什麼設于all layer ? 期待大家討論關注..

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-8-29 18:56 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
情況說明:
3 J% _/ j5 X7 P我在DECAL DEIT環境下分別在primary component layer & silkscreen top & all layer 用2d line畫元件邊線.后保存為part type.   P) p0 h1 S# N% G) Q
調入pcb layout后,經板層色彩設置后,三個邊線均正常顯示.(當然,在silkscreen top上的邊線顯示為黃色,其餘兩個邊線顯示則一致為灰色).但在導出cam時,我只應用默認設置導出.發現在cam中打開后,唯獨不見primary component layer的邊線顯示..
; y3 E; L! _' t& ^3 I. K" n/ |4 D0 {經本人苦思冥想,終于知道為何...原來在cam輸出設置時,不可應用默認設置(我指的是如果你的邊線設在了top layer的話).在select items中設置primary component side的items on primary 要勾選outlines一項,如此作previw便可發現設置在primary component layer的元件邊線終於露出了可愛的面目.如下所示:
* S$ X3 k; y5 O7 ] - f5 }$ z& u, |6 B
以上只是自己摸索出的一些設置,但可惜的是只是解決了具體的問題,卻無法總結出真正的原由....
0 a; l0 F4 u9 g6 p9 B( B2 `) J於是便不可避免地產生了以下問題,希望版主可以指點一二.....
$ @5 S. D" T0 N& t$ W2D line 如元件外框 為什麼設于top layer ?設于all layer為什麼也是在layout中可以顯示的?
: a" e# F! ]* L兩者有區別嗎?
! Q3 t/ @6 S* X# E& k% b為什麼又可以設於silkscreen layer? 9 m& b* x) T# t; D2 W' g  U7 ~
且以上三种設置均是可以輸出gerber的?8 _* o& d" ]: S, J4 L$ o! a
它們各自的分工究竟是怎樣的?
! f  r2 t( U, w( V9 j/ |, [: A以上菜鳥問題,還請高人指點.謝謝.$ [8 Q. f7 s& X/ k: J; ~% j

4 a& y# K) D% [6 C8 r% }4 o" P0 K! {[ 本帖最后由 stqw1987 于 2008-8-29 20:36 编辑 ]

该用户从未签到

9#
发表于 2008-9-6 22:54 | 只看该作者
个人认为这个比较灵活    也就自已灵活处理

该用户从未签到

8#
发表于 2008-9-6 19:14 | 只看该作者
怎么是繁体字呢

该用户从未签到

7#
发表于 2008-9-6 15:44 | 只看该作者
正确!就是如果在封装里标注字符如:1脚orVCC等就会在DRC时出错的。

该用户从未签到

6#
发表于 2008-9-3 17:42 | 只看该作者
元件外框设为ALL LAYER层,就说明在任何一层,外框都能显示出来,而元件封装本身有个属性,TOP/BOTTOM,而外框是属于元件封装的,所以元件封装在哪层,也就跟着是哪层了。 总之就是将外框设为ALL LAYER层的好处就是外框始终是与封装在同一层。不知我的理解正确与否。

该用户从未签到

5#
发表于 2008-9-3 09:29 | 只看该作者
Original posted by stqw1987 at 2008-9-2 21:46 # m/ ]$ `3 |1 t! w5 j
我看了,不過覺得不知所以然....% B; S/ P: E! a$ E+ b# X
這不,在導入時也碰到了各那個LZ一樣的問題,可是我的這個可能更難一點啊....
2 K! q: \7 H' W+ u0 vhttps://www.eda365.com/thread-10203-1-1.html2 |; {/ u& l6 U! e. @# }1 Q8 G# b
還請高人指點.7 B( O# T5 F. b
8 }& ~: i9 G4 ]/ u5 D3 J/ ?; s# n
[ 本帖最后由 stqw1987 于 2008-9-2 21: ...

2 c0 f& N2 k: a& \! J: Z, |可能是我表达问题,哈哈,如果实在看不明白,咱们可以通过邮件慢慢讨论,我的邮箱请见签名档。
+ J, c/ p. ^' l难怪有这么多人在问这问题最近,唉。。。。。

该用户从未签到

4#
 楼主| 发表于 2008-9-2 21:46 | 只看该作者
我看了,不過覺得不知所以然....
3 D& z7 _7 O4 ?) r# N9 B這不,在導入時也碰到了各那個LZ一樣的問題,可是我的這個可能更難一點啊....
; ?- A# S; b3 _! [- C* phttps://www.eda365.com/thread-10203-1-1.html" y/ ]4 D( i; F6 A1 \/ f/ R4 d: l  O! x
還請高人指點.
  q5 B8 g( X5 S! _. Q, p3 M6 G$ u( P. A8 X4 h( Y( \+ @$ a
[ 本帖最后由 stqw1987 于 2008-9-2 21:48 编辑 ]

该用户从未签到

3#
发表于 2008-9-2 10:02 | 只看该作者
https://www.eda365.com/viewthread.php?tid=4756&page=1#pid40952# `/ C- ~7 _+ v) B7 ]! ^
10#,希望对LZ理解有所帮助。

该用户从未签到

2#
发表于 2008-8-29 20:12 | 只看该作者
元件外框建议设于all layer
1 k+ [/ l' |4 s* ?# I1 Y- i  P) C& l# K3 P6 R' u6 _
之所以不设在screen或top,是因为出丝印层的gerber时,系统默认是all layer.
4 p6 u6 `3 I, S% t
2 T( s3 b3 j% U$ q! B' }- h当然,你也可以设在screnn或top层,但是出gerber时要添加进来.
' k" O: e8 R$ n) {5 L3 c7 ~
! u; ?7 r5 T& s, f7 F: j1 J建议:做元件封装时外框统一设置在同一层。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-26 12:27 , Processed in 0.203125 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表