TA的每日心情 | 开心 2023-3-6 15:51 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本章节讲解RK3588 PCIE接口 6 `4 X+ x0 ?+ l4 c E
8 z5 W, p7 v5 yRK3588 是瑞芯微推出的高性能处理器,其 PCIe 接口相关介绍如下:6 w! P L. I, f/ q& d# e2 B6 w
接口标准及特性PCIe(Peripheral Component Interconnect Express)是一种高速串行接口标准,用于连接主板和外部设备。它具备以下特性:
! j1 `% v) S+ Z( ]$ c. c) u7 V' m0 k8 }
7 o% ^% m- m# t0 s- 高速传输:提供高速数据传输通道,速度以每秒传输的数据位数表示,如 PCIe x1、x4、x8、x16 等,每个通道带宽可按需扩展。
- 点对点连接:采用点对点连接架构,设备直接连接到主板上的 PCIe 插槽,不与其他设备共享带宽,有助于减少延迟、提高性能。
- 热插拔支持:允许用户在计算机运行时添加或移除 PCIe 设备,无需重启计算机。9 F& S0 S3 \ r1 d) V& G9 u! c
! Q1 |; z' S% c& kRK3588 的 PCIe 控制器RK3588 共有 5 个 PCIe 控制器,硬件 IP 相同但配置不同。其中一个为 4Lane DM 模式,可支持作为 EP(Endpoint,端点设备)使用;另外一个 2Lane 和 3 个 1Lane 控制器均只能作为 RC(Root Complex,根复合体)使用。
0 X9 Z5 r2 { B1 U @( yRK3588 的 PCIe PHY(物理层)
, s7 O# Y- W7 r6 i8 S7 d& v有两种 PCIe PHY:/ F5 \) Q' T6 g4 ~7 n! e5 ~3 {
: w; j& \7 M: U3 u0 ]
6 X, w) {7 {( s2 s9 Y) |3 m
- pcie3.0PHY:含 2 个 Port 共 4 个 Lane,这 4Lane 可根据实际需求拆分使用,拆分后需在 DTS 中合理配置对应的控制器,无需修改驱动。
- pcie2.0 PHY:有 3 个,每个都是 2.0 1Lane,跟 SATA 和 USB combo 使用。8 s" O: g) \$ O* O @" S+ B
1 W7 W5 X. |# i# u. }" r [% j Q
接口配置支持 PCIe 3.0 x4/x2/x1 配置,可通过该接口连接各种扩展卡、固态硬盘、网卡等外部设备,实现高速数据传输和系统功能扩展。不过,具体的 PCIe 接口配置可能因不同厂商的设计而有所差异,实际应用中需参考 RK3588 的开发手册或厂商提供的技术文档,以了解具体的接口配置和使用方法。) R9 F! j: }) t. H/ \7 f( O
. w9 `0 ~# ^5 l+ J: [7 w) o/ G l
5 Z0 l! K7 c/ b9 H/ WRK3588 芯片拥有 5 个 PCIe3.0 控制器:(DM 是 Dual Mode 缩写,RC 是 Root Complex 缩写。)
# o2 `! S4 N: q" y' }0 H) \1. Controller 0(4L),PCIe3.0x4 Controller x4 Lane(DM)* X: a$ O+ h/ L; O1 S. L8 f8 a
2. Controller 1(2L),PCIe3.0x2 Controller x2 Lane(Only RC)7 z4 n) f* D8 y F
3. Controller 2(1L0),PCIe3.0x1_0 Controller x1 Lane(Only RC)
+ O9 Y% S9 F( i+ Z0 C8 F4. Controller 3(1L1),PCIe3.0x1_1 Controller x1 Lane(Only RC)( G, @+ E# o! M& `
5. Controller 4(1L2),PCIe3.0x1_2 Controller x1 Lane(Only RC)* F' {* K/ D3 B+ |
2 个 PCIe3.0 PHY,数据位 2Lane,PCIe3.0 PHY0 和 PCIe3.0 PHY1。
n+ Z9 t M' ]; y7 v% E3 C3 个 PCIe2.0 Combo PHY,数据位 1Lane,PCIe2.0/SATA3.0 Combo PHY0、PCIe2.0/SATA3.0 Combo
& E W7 L# M" O Y( \4 tPHY1 和 PCIe2.0/SATA3.0/USB3.0 HOST Combo PHY2。8 O; F R- Y* ?7 o" x
Controller 和 PHY 之间的映射关系图:. G! O3 {7 @4 p% ?& C( C/ g& h2 g4 l$ P
0 U( t2 Z" K, n0 p![]()
6 S7 `" g1 A3 y O5 S& F" Y: f x# Y% K- g7 K$ S3 h4 D2 Z
RK3588 可支持多种 PCIe 模式的组合,最多可以 5 种模式同时使用。具体如下图
1 `+ N! K; a! X! l. L2 e( _![]()
4 \" x4 e ^* L8 k+ b- x
, _( C, E+ r. \8 y* E+ a; y/ h! z
现在直接来看下RK3588 EVB这个开发板的pcie原理图设计
9 W6 l$ M" I y& {+ @- ?开发板设计了一个pcie3.0 4lane接口
5 q& c3 B( l! t& ?) k1、主控输出部分: M! |6 d5 z$ e0 g
![]()
& |* V m! K- b; v+ ~1 e直接拉出即可,注意加滤波电容在电源端口, R' e4 {5 }) }6 K, A0 w% _1 A
/ k" F# u+ _3 M% N8 Z- ]0 z! {* o9 z2、设备端接口电路. W8 m) p6 {, J
时钟发生电路1 G% A6 L6 m' p5 x* ?- a
![]()
1 j1 @4 i# ~6 v" q! B5 {+ m* \电路基本功能* }' S) C( O: {8 {
这个电路的主要功能可能是为某个系统级芯片(SOC)或其他数字电路模块提供稳定、低噪声的时钟信号。通过时钟缓冲器增强时钟信号的驱动能力,并利用阻抗匹配和滤波等措施确保信号的可靠传输,以满足系统正常运行的时序要求。* _& s5 {6 r- [0 f) J2 H
电源部分图中可以看到多个标注为“VCCAV3_P14C_05”的电源连接点,这表明电路使用了3.3V的电源。电源通过电容(如C8413、C8412等)进行滤波,这些电容的作用是去除电源中的高频噪声,确保为电路提供稳定、干净的电源。 晶体振荡器(X8400)电路左侧有一个晶体振荡器(X8400),其频率为25MHz(从标注“25.000M”可知)。晶体振荡器产生一个稳定的时钟信号,这是许多数字电路正常工作的基础。它通过一些电阻(如R8414)和电容(如C8401、C8402)与其他电路元件相连,这些元件共同构成了振荡器的外围电路,用于起振和稳定振荡频率。 时钟缓冲器/驱动器(U8400,型号为PI6C557-05BLE)晶体振荡器产生的时钟信号输入到U8400芯片。这是一款时钟缓冲器/驱动器芯片,其主要功能是对输入的时钟信号进行缓冲和驱动,增强信号的驱动能力,以便能够同时为多个负载提供稳定的时钟信号。它有多个输出引脚(如P14C_CLKOUT0 - P14C_CLKOUT3),分别连接到不同的后续电路模块。 信号传输与匹配电阻从时钟缓冲器输出的信号线路上可以看到多个串联和并联的电阻(如R8406 - R8409、R8415 - R8418等)。这些电阻主要用于信号的阻抗匹配,减少信号在传输过程中的反射和损耗,确保信号能够准确、稳定地传输到目标电路(如标注为“TO_SOC_RCCSL”等的模块)。 滤波电容在各个电源引脚和信号线路上还分布着许多小电容(如C8418、C8419等),它们进一步对电源和信号进行高频滤波,提高电路的抗干扰能力和稳定性。 v' [% B5 K/ O3 T0 h$ g
时钟输出配置电路 . P& @2 j2 p- j0 @. v0 o
7 D& G( R- X$ g7 A7 ? ! c/ e9 c# L4 `+ Q
2 E0 y' N0 D- l' P9 X& e
, D& o4 a' T8 `- y8 m( _# E( _$ c
主要功能是将输入电源转换为适合 PCIe3.0 设备的 3.3V 电源,并对电路进行控制与滤波等处理。 |: L5 C4 X* W! b/ M) S
电源输入与转换: h' L5 i& I' l% P
' R! y$ S- G# P, q; `
- 输入电源:图中 “VCC12V_DCIN” 为 12V 直流输入电源。它先经过电容 C8432(10μF,耐压 25V)和 C8433(100nF,耐压 50V)进行滤波,去除电源中的高频和低频噪声,确保输入电源的纯净。
- 电源转换芯片:U8402(型号为 SY8113B/SM8103ADC,封装 SOT_23_6 )是电源转换芯片。其引脚 5(VIN)连接输入电源,在 4.5V - 18V 输入电压范围内工作。芯片通过内部电路将输入电压转换,引脚 3(FB/OUT)为反馈与输出引脚,通过连接外围电阻 R8430(232KΩ,精度 1%)和 R8433(49.9KΩ,精度 1%)来设定输出电压。根据公式计算(假设反馈电压 FB = 0.6V ),输出电压 Vout = 0.6V×(1 + R8430/R8433)≈3.3V,即转换为 VCC3V3_PCIE30 的 3.3V 输出,为 PCIe3.0 设备供电。引脚 6(LX)通过连接电感 L8400(4.7μH)和电容 C8428(100nF,耐压 25V)等组成的 LC 滤波电路,进一步稳定输出电压。
/ X0 v6 p* b9 W, ^1 i& L 控制电路6 H+ g, w7 Z& u9 j
* d8 O9 i+ ?4 V% `
- 使能控制:芯片 U8402 的引脚 4(EN)为使能引脚,受 “PCIE30x4_PWREN_H_GPIO3_D5” 信号控制。当该信号为高电平时,使能芯片工作,允许进行电源转换;为低电平时,芯片停止工作。
- 开关控制电路:由 Q8400(PMOS 管,型号 WPM3407 - 3/TR,封装 SOT_23 )和 Q8401(NPN 三极管,型号 S8050,封装 SOT_23 )组成。当 “PCIE30x4_PWREN_H_GPIO3_D5” 为高电平时,Q8401 导通,使得 Q8400 的栅极电压降低,Q8400 导通,从而使 12V 电源(VCC12V_PCIE30)能够为后续电路供电;当该信号为低电平时,Q8401 和 Q8400 截止,切断电源供应。
% C+ f2 D7 S6 }( ~4 D 滤波电路
2 M/ C- N" Y) l6 \. e! ~1 z$ q; e; o' ] d
- 输出滤波:在输出端,VCC3V3_PCIE30 连接多个电容,如 C8434(22pF,耐压 50V)、C8435(120μF,耐压 20V)、C8436(10μF,耐压 6.3V)和 C8437(100nF,耐压 10V)。这些电容进一步滤除输出电源中的高频和低频噪声,保证输出电压的稳定和纯净,为 PCIe3.0 设备提供稳定可靠的电源。
0 d8 z9 r f0 Q4 h RK3588 EVB开发板原理图连载,以下是之前章节的链接:
- h4 h5 ]6 F2 m% h# Z, {RK3588 EVB开发板原理图讲解【一】
% b2 ?+ v# l% W& w6 XRK3588 EVB开发板原理图讲解【二】
/ a( A# u$ A' x- ?4 T7 mRK3588 EVB开发板原理图讲解【三】1 I' I# U- z6 D W5 Y7 s( T$ w7 x
% ?" a' V9 v6 `3 _& q; \2 z5 c" o
|
|