找回密码
 注册
关于网站域名变更的通知
查看: 2814|回复: 10
打印 上一主题 下一主题

求教高手:对于打地孔有什么讲究吗

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2008-6-19 18:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    孔的大小,数量,布局应该如何考量
    " C' e1 X9 g0 L" k& Y" d& f) y
    + m) g' O8 H+ {. Z- G下面是我打的一个截图

    dianlu.jpg (225.52 KB, 下载次数: 6)

    dianlu.jpg

    该用户从未签到

    2#
    发表于 2008-6-19 19:38 | 只看该作者
    有听说过过孔间距为波长的1/20
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2008-6-19 19:43 | 只看该作者
    如果板上晶振是20mhz
    4 o0 `: q% W) i, U" c% ~1 e& A; C其他高速能到100mhz以上
    $ M3 o! |+ K" p8 u那么这些地孔的间距是不是按照最高频率的来算吗
    ' E' Y: u, X0 e( B( `
    4 k0 L6 O- c9 W2 ]3 j300000000000/100000000=3000
    % b" D* J* X  b8 I; t9 l$ g1 V4 \3000/20=150" T* K" s) F1 i
    ??* X7 S3 R+ v4 b) @0 `
    不会这样吧

    该用户从未签到

    4#
    发表于 2008-6-20 09:22 | 只看该作者
    原帖由 mengzhuhao 于 2008-6-19 19:43 发表 . Z1 G1 F. j! u5 [
    如果板上晶振是20mhz
    ; J) a$ A' N4 i7 V! t$ j7 D. g/ ]# }其他高速能到100mhz以上3 l. D# A# z# Q
    那么这些地孔的间距是不是按照最高频率的来算吗! R7 r1 R! u* W- _: T8 U

    5 T% o& E9 y& X5 b2 r% n  a6 K300000000000/100000000=3000
      t+ [  e. e( d, p) T9 r7 [4 @3000/20=150
    , Y! c# e& o* Z" D3 v3 m1 C4 C/ Y??
    # }% P; W7 h( W  D+ n! \3 g不会这样吧
    5 u0 `, s3 ]' R+ p+ r

    % p: N2 ~5 c4 p# D, u& c) b计算基本是这样的,不过这个1/20主要用在地过孔拿来作为屏蔽EM时用。如果从减小loop area的角度考虑,在不破坏参考平面完整性的基础上可以加尽可能多的接地via,但关于这个问题,众说不一。很难定量讨论。

    该用户从未签到

    5#
    发表于 2008-6-20 12:44 | 只看该作者

    这个问题太复杂了,你打地孔是电源,信号,测试?
    # p( G+ B! j% w用途不同,方式也不同!

    该用户从未签到

    6#
    发表于 2008-6-20 13:15 | 只看该作者

    1/20 波长一般针对板对外接地的规则吧?!

    比如说螺丝孔位的考虑!, O4 T$ ~. K- @+ [& S# Q
    板上的地孔我们公司打的很多 基本上100mil就打一个, 除了连接地 还能散热呢!!: {# A5 _2 P9 c
    对那种guard traces 保护路径的地 多远打一个孔 好象能计算出来., 还请高手赐教!!

    该用户从未签到

    7#
    发表于 2008-6-20 14:42 | 只看该作者
    对于过孔和信号波长的关系只是在书上看到.实际运用中关注的比较少,还是请有实际经验的兄弟来发表下

    该用户从未签到

    8#
    发表于 2008-6-20 20:53 | 只看该作者
    关于这个问题 ,我也很感兴趣, 不过我知道不太多, 还请高手多讨论些!!( S) F, s; c7 F& |$ a  b- H$ ~! P3 b
    刚刚在其它地方看到:7 m1 p! h, x! g

    ' V6 v$ B- A' L0 }4 d- f9 n我们知道,频率与波长的关系为f= C/λ。式中f 为频率,单位为Hz,λ为波长,单位为m,C 为光速,等于3×108 米/秒,对于22.894MHz 的信号,其波长λ为:3×108/22.894M=13 米。λ/20 为65cm。本PCB 的敷铜太长,超过了65cm,从而导致产生天线效应。目前,我们的PCB 中,普遍采用了上升沿小于1ns 的芯片。假设芯片的上升沿为1ns,其产生的电磁干扰的频率会高达fknee = 0.5/Tr =500MHz。对于500MHz 的信号,其波长为60cm,λ/20=3cm。也就是说,PCB 上3cm 长的布线,就可能形成“天线”。所以,在高频电路中,千万不要认为,把地线的某个地方接了地,这就是“地线”。一定要以小于λ/20 的间距,在布线上打过孔,与多层板的地平面“良好接地”。
    0 M# R. {3 b# q
    ! U6 M0 w: r. F; b7 N" E! y+ M我想问一下,VIA 的大小有什么讲究,吗?  是越多越好吗?( |  Q+ L) l# n0 `6 ^
    . \4 v, M' B/ `% B  K  P
    [ 本帖最后由 wan 于 2008-6-20 21:32 编辑 ]

    该用户从未签到

    9#
    发表于 2008-6-21 13:57 | 只看该作者
    我也是打些地孔,但不知道取多大合适,我都是随便打的!设计不是很正规,看来以后的设计中要注意了!
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    10#
     楼主| 发表于 2008-6-21 18:58 | 只看该作者
    原帖由 wan 于 2008-6-20 20:53 发表 ( [& k/ }7 P5 ]* ?2 A7 n. f
    关于这个问题 ,我也很感兴趣, 不过我知道不太多, 还请高手多讨论些!!6 l2 s6 E- c: ^0 o8 u
    刚刚在其它地方看到:* H/ Q# q9 L/ u0 r1 \- l" Y

    ( m. d  a/ q  k5 A1 U. X我们知道,频率与波长的关系为f= C/λ。式中f 为频率,单位为Hz,λ为波长,单位为m,C 为光速,等于3×108 米/秒,对 ...
    希望高手能更多的解释一下
    " v% a/ [1 H: \9 S" C我现在也是沿着走线两侧多打一些via
    1 I3 {2 q. E! p3 |# {6 j' D/ k让上下的地保持联通

    该用户从未签到

    11#
    发表于 2009-10-19 16:35 | 只看该作者
    我也不知道怎么打 只是觉得合适就可以了 并且尽量注意不把地层和电源层分的太厉害
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-11 17:18 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表