找回密码
 注册
关于网站域名变更的通知
查看: 2767|回复: 7
打印 上一主题 下一主题

谈谈四层板和33欧电阻

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-6-13 23:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控
7 P4 X$ Q5 P3 w0 t2 x" Z0 l, X" t制阻抗。33欧电阻一般加在驱动器端,也是起阻抗匹配作用的;布线时要先布数据地址
' T1 s; N' e9 S& C! V. ^; W线,和需要保证的高速线;
' g# H  M4 J& y  y9 s$ w       在高频的时候,PCB板上的走线都要看成传输线。传输线有其特征阻抗,学过传+ G/ K0 U/ X4 D
输线理论的都知道,当传输线上某处出现阻抗突变(不匹配)时,信号通过就会发生反射
, s9 Z5 n5 l8 D, ?2 }2 g,反射对原信号造成干扰,严重时就会影响电路的正常工作。采用四层板时,通常外层* h4 X8 s" B/ K; k% o* i5 I
走信号线,中间两层分别为电源和地平面,这样一方面隔离了两个信号层,更重要的是
! \$ G& G6 Q, M$ l+ b外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比
9 G. O- ?4 H- S5 n: j1 n5 \& u, u较固定,而且可以计算。对于两层板就比较难以做到这样。这种传输线阻抗主要于走线
2 b% N: S) j$ r# B# D的宽度、到参考平面的距离、敷铜的厚度以及介电材料的特性有关,有许多现成的公式3 i$ I% S0 a0 g+ h4 l  C! u
和程序可供计算。2 v, c" z: L" e
     33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,
6 Y1 u0 Z! i8 V( W视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回" f. W# O5 G( U+ K; c5 G6 u& e# P
来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就
  @" q0 U- Z7 c7 }) o+ a不会受到影响。接收端也可以作匹配,例如采用电阻并联,但在数字系统比较少用,因& s' p) P, H: S" `# ]8 z' M. K
为比较麻烦,而且很多时候是一发多收,如地址总线,不如源端匹配易做。* p' @/ X; J+ x: Z/ `' j4 p. G) @
     这里所说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要
% K. r. v, W  `8 m9 U是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取上升0 O& d6 w/ x' @* h
时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是说在设计6 H( x0 {+ n2 E8 E' A! k# L, r( t
电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高速IC其驱动器的+ {, m- R( v0 ^9 e) _) m
输出斜率是可调的。
. S) W. m. N' |" g本文来自: DSP交流网(www.hellodsp.com) 详细出处参考:http://www.hellodsp.com/bbs/viewthread.php?tid=2848&extra=page%3D1

评分

参与人数 1贡献 +5 收起 理由
steven + 5 感谢分享

查看全部评分

该用户从未签到

2#
发表于 2008-6-16 08:20 | 只看该作者
以前在修東西時候
# q& ~  E+ Y2 `0 S' Z' b常看到液晶電視裏面RGB信號線有33歐姆的電阻- e  K& ~* D( p& l1 b
不過那時根本不知為什麽
7 m- N& h1 F2 E& q( C感謝樓主同志的分享
9 M& s( F; e; @) B
) C6 T$ n3 P% ?! D/ _5 s提一個小小的建議:
/ F/ G! Z* p! l: [# u, ^
4 |) |( J7 [( x' G1 希望樓主能結合一些事例進行講解(ALLEN常這樣)% s* |! h$ n  d9 O! S! G" j
! ^2 K9 k  P; R) i' N3 q
2 圖文結合 易於理解
7 C2 x9 T9 d0 C( I5 D1 p
6 b" B  r. T" c  A# z5 p  ^$ Z3 文字之間,一定間隔,方便閱讀/ A2 ^, p9 m; ?- t

( c  ^9 G+ d, V8 ?4 如果樓主已理解所發貼的內容,不妨以自己所理解的話總結後貼出來 ... (怕自己理解可能有誤的話亦可再附上原文以作對比)# o/ T8 @$ c+ T, B  g8 J5 W
- Q0 e( K6 |! E4 h
作為一個讀貼人希望讀到一些吸引自己,講解生動的好貼,非一片黑乎乎的字.. w$ U7 W$ p3 {3 Q  G+ v; h( L
( Y& O: d: I; O8 w1 ?
非對樓主攻擊(吾乃中華軍壇的人所以很F的)
$ p1 v6 t  Q7 r( j請樓主理解# ?! T# {; s+ T, ^* M. g
最後謝謝樓主的熱心4 u" O/ F. B- U1 S' H
8 G; ?6 b' L, _" P
[ 本帖最后由 mark0908 于 2008-6-16 08:31 编辑 ]

评分

参与人数 1贡献 +5 收起 理由
steven + 5 感谢分享

查看全部评分

该用户从未签到

3#
发表于 2009-5-8 10:02 | 只看该作者
"更重要的是外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比
& T& a6 }4 l9 @; m% Q较固定,而且可以计算"
2 C! f' Z; C# a* m4 h. X然后呢 计算出来之后干什么?跟33ohm有什么关系啊?

该用户从未签到

4#
发表于 2009-5-8 13:46 | 只看该作者
有道理

该用户从未签到

5#
发表于 2009-5-13 10:58 | 只看该作者
不错,这个帖子值得收藏来看

该用户从未签到

6#
发表于 2009-5-14 19:38 | 只看该作者
2楼如果能用简体中文发表意见就更好了

该用户从未签到

7#
发表于 2009-5-19 10:42 | 只看该作者
这里所说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要9 g7 Y4 @/ R) M& N
是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取$ T$ ~+ u5 ?5 u, i
时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是( o; g% e) l+ i, ?8 O0 K+ q& V
说在设计电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高
" C4 }6 |) }, g# I: K0 V, x1 C速IC其驱动器的! v# N' O# ?" Y4 `2 Q4 V/ A
: K$ l' R, B. P: {
這句話完全可以了解,可是還是不知道在一個線路中我要怎麼樣去找這樣的一個信
$ O% n  X( c" S6 S& S8 P) ~5 V號呢?要依據什麼去找呢? 可否煩請舉個實例??

该用户从未签到

8#
发表于 2009-5-19 11:11 | 只看该作者
33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就不会受到影响。接收端也可以作匹配,例如采用电阻并联。
$ l" G; I4 S8 ?: x$ h( c' Z1 C-------------------------------------------
6 v6 M+ Y8 C1 `; s1 g  _匹配电阻视电路具体情况选择,请问下究竟该怎么选择呢?另外阻抗匹配为什么可以吸收掉反射信号啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 04:41 , Processed in 0.171875 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表