找回密码
 注册
关于网站域名变更的通知
查看: 518|回复: 4
打印 上一主题 下一主题

关于晶片封装的过程解析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-22 13:40 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目前常见的封装有两种,一种是电动玩具内常见的,黑色长得像蜈蚣的 DIP 封装,另一为购买盒装 CPU 时常见的 BGA 封装。5 l0 _' t# c8 l/ h' ~

1 e- y. ?4 h+ @+ r5 e- I告诉你什么是封装" r1 `4 o9 v" Y, s1 U

  f  F( J6 \. ^, ?9 a) k, U( l$ h2 Q1 b9 T; S; r
经过漫长的流程,从设计到制造,终于获得一颗 IC 芯片了。然而一颗芯片相CPU 使用的 PGA(Pin Grid Array;Pin Grid Array)或是 DIP 的改良版 QFP(塑料方形扁平封装)等。因为有太多种封装法,以下将对 DIP 以及 BGA 封装做介绍。
* G% c, B8 z- o7 o' w+ y: N( ?0 U( [% T  |) X
传统封装,历久不衰8 e* W; G8 r/ P- ]6 n

+ |9 }4 l/ Q& |; A( |首先要介绍的是双排直立式封装(Dual Inline Package;DIP),从下图可以看到采用此封装的 IC 芯片在双排接脚下,看起来会像条黑色蜈蚣,让人印象深刻。此封装法为最早采用的 IC 封装技术,具有成本低廉的优势,适合小型且不需接太多线的芯片。但是,因为大多采用的是塑料,散热效果较差,无法满足现行高速芯片的要求。因此,使用此封装的,大多是历久不衰的芯片,如下图中的 OP741,或是对运作速度没那么要求且芯片较小、接孔较少的 IC 芯片。
; r$ T5 v4 q8 _6 g$ c% a+ }, _  T
至于球格阵列(Ball Grid Array,BGA)封装,和 DIP 相比封装体积较小,可轻易的放入体积较小的装置中。此外,因为接脚位在芯片下方,和 DIP 相比,可容纳更多的金属接脚。相当适合需要较多接点的芯片。然而,采用这种封装法成本较高且连接的方法较复杂,因此大多用在高单价的产品上。
' j, W0 Z, u" w: Q% F  |/ }  P
8 h* P. N" n/ T* x行动装置兴起,新技术跃上舞台
0 i( l: J2 ]" c3 ~; ]6 d* l9 Z5 u% _
然而,使用以上这些封装法,会耗费掉相当大的体积。像现在的行动装置、穿戴装置等,需要相当多种元件,如果各个元件都独立封装,组合起来将耗费非常大的空间,因此目前有两种方法,可满足缩小体积的要求,分别为 SoC(System On Chip)以及 SiP(System In Packet)。7 z0 h+ c8 H$ ~& j" H  r
5 n0 D3 ~- w' e9 |2 u* V
在智能手机刚兴起时,在各大财经杂志上皆可发现 SoC 这个名词,然而 SoC 究竟是什么东西?简单来说,就是将原本不同功能的 IC,整合在一颗芯片中。根据这个方法,不单可以缩小体积,还可以缩小不同 IC 间的距离,提升芯片的计算速度。至于制作方法,便是在 IC 设计阶段时,将各个不同的 IC 放在一起,再透过先前介绍的设计流程,制作成一张光罩。& T0 U, n) W# n0 p  H4 g# n( B) I: D

4 B5 J7 m7 W( q; s然而,SoC 并非只有优点,要设计一颗 SoC 需要相当多的技术配合。IC 芯片各自封装时,各有封装外部保护,且 IC 与 IC 间的距离较远,比较不会发生交互干扰的情形。但是,当将所有 IC 都包装在一起时,就是噩梦的开始。IC 设计厂要从原先的单纯设计 IC,变成了解并整合各个功能的 IC,增加工程师的工作量。此外,也会遇到很多的状况,像是通讯芯片的高频讯号可能会影响其他功能的 IC 等情形。
/ P# N) V: S( @. b3 _% i) J- B' l4 V5 m( g
此外,SoC 还需要获得其他厂商的 IP(intellectual property)授权,才能将别人设计好的元件放到 SoC 中。因为制作 SoC 需要获得整颗 IC 的设计细节,才能做成完整的光罩,这同时也增加了 SoC 的设计成本。5 M4 K( V+ b3 C

* i% ~" A3 F1 o+ {! h: Y折衷方案,SiP 现身  ^! @9 A% I7 [) K9 ~0 |" O

/ q1 p5 u; D% S4 @作为替代方案,SiP 跃上整合芯片的舞台。和 SoC 不同,它是购买各家的 IC,在最后一次封装这些 IC,如此便少了 IP 授权这一步,大幅减少设计成本。此外,因为它们是各自独立的 IC,彼此的干扰程度大幅下降。
2 J1 i" M% s; @& c5 X0 M9 w! e: H+ o. c6 _5 _' F
采用 SiP 技术的产品,最着名的非 Apple Watch 莫属。因为 Watch 的内部空间太小,它无法采用传统的技术,SoC 的设计成本又太高,SiP 成了首要之选。由于 SiP 技术,不单可缩小体积,还可拉近各个 IC 间的距离,成为可行的折衷方案。下图便是 Apple Watch 芯片的结构图,可以看到相当多的 IC 包含在其中。
9 d: ]3 r' T; m. N9 ]* ?8 d# Y! A+ d
5 }% C; I0 I+ T- k$ D

; d% N/ R. \: v$ o0 J/ E▲ Apple Watch 中采用 SiP 封装的 S1 芯片内部配置图
6 I, j6 r) V. ?+ i2 n4 @1 Q/ Z) e1 h! B0 h' z; h/ x/ {6 A+ ?
完成封装后,便要进入测试的阶段,在这个阶段便要确认封装完的 IC 是否有正常的运作,正确无误之后便可出货给组装厂,做成我们所见的电子产品。至此,半导体产业便完成了整个生产的任务。
; p+ H2 s1 \, k1 w
  • TA的每日心情
    开心
    2022-12-27 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-10-22 14:15 | 只看该作者
    要设计一颗 SoC 需要相当多的技术配合

    该用户从未签到

    3#
    发表于 2021-10-22 16:28 | 只看该作者
    IC 芯片各自封装时,各有封装外部保护,且 IC 与 IC 间的距离较远,比较不会发生交互干扰的情形
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 20:16 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表