. r8 e; q. f' b: ~6 Y. ^ 文章研究了H.264解码流程中的熵解码、重排序、逆量化、逆变换、运动补偿、帧内预测、去块效应滤波这7个模块的功能,在此基础上,针对1280×720分辨率的HDTV格式视频,设计了可以进行30帧/秒实时解码的H.264视频解码芯片。文章所述的H.264视频解码芯片采用了标准的ASIC设计流程,完成了系统级行为建模(采用Matlab语言)、芯片整体架构设计、模块划分和功能定义、模块设计与仿真(采用Verilog语言编写RTL代码)、模块实现(采用SynopsysDC进行综合)、门级网表的仿真等阶段的工作,并且通过整体验证、模块验证、解码器验证三个不同层次上的验证确保了解码芯片功能的正确。- W. n* x* J% ~7 A, p1 c
5 I! c* F( q1 ?7 Q) ]' L