找回密码
 注册
关于网站域名变更的通知
查看: 4144|回复: 14
打印 上一主题 下一主题

等长差分对走线疑惑

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-18 12:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如果有一对LVDS差分线线需要走等长,但是由于连接关系,两根线无法做到完全的等长,那么我是优先保证等长呢还是保证差分?* y; @5 R  O, a! }  E  o( A: Q
线长不匹配,会引起时序问题;而间距不一致,会引起差分阻抗的变化,虽然从这个点的角度来看是不符合的,但是整体看阻抗还是近似满足的,加之差分线本身的耦合就不显著。6 Z& C, l- K2 }- j+ p$ N& _' A0 E
一直在疑惑,希望有高人可以指点一下,谢谢!0 d" n  l3 n* _% N2 Q
如图: R9 t( v2 L) f
# f  ~) b, Z' x* @3 D$ M, i
[ 本帖最后由 emanule 于 2008-9-18 13:06 编辑 ]

未命名.JPG (69.59 KB, 下载次数: 8)

未命名.JPG

该用户从未签到

2#
发表于 2008-9-18 15:18 | 只看该作者
本人认为,优先保证差分对内的信号相对等长,因为差分对信号的本质是两个等值、反相的信号,保证相对等长了就是保证了差分对内的两个信号的相位正好是180度.很多时候因为走线和器件pin分布等原因造成走线不能保持相对等长,因此在走线上经常会采取如楼主图示的方法,顺带说一下偶觉得楼主的图片中那个小突起高了点.另外差分的走线间距不一致,会引起差分阻抗的变化,在一定程度是可以接受的,因为差分走线也存在松、紧耦合形式,当然为了保证耦合和阻抗,差分对内的间距也不能拉开太大,一般是两倍线宽。

评分

参与人数 1贡献 +10 收起 理由
Allen + 10 谢谢回帖

查看全部评分

该用户从未签到

3#
发表于 2008-9-18 15:20 | 只看该作者
个人感觉还是等长更重要吧,毕竟可以允许有+-15%的误差。

该用户从未签到

4#
 楼主| 发表于 2008-9-18 16:49 | 只看该作者
感谢楼上两位的分享,谢谢!

该用户从未签到

5#
发表于 2008-9-18 22:00 | 只看该作者
其实等长线之间容许的线差,可以根据信号速率来算下的

该用户从未签到

6#
 楼主| 发表于 2008-9-19 08:21 | 只看该作者
原帖由 yadog 于 2008-9-18 22:00 发表 6 b( W. M6 N. X3 ~" W
其实等长线之间容许的线差,可以根据信号速率来算下的
, C! b0 j+ {( t
如何计算呢?
) q3 I( w$ c9 X+ o/ \0 P7 p; W9 n可否提供?谢谢!

该用户从未签到

7#
发表于 2008-9-19 12:27 | 只看该作者
进来学习学习。

该用户从未签到

8#
发表于 2008-9-19 16:15 | 只看该作者
原帖由 emanule 于 2008-9-19 08:21 发表
& ~- ^& G0 n9 {$ i( e, L, I+ I" R( Q; c
如何计算呢?
' {3 q1 R4 {' \" Y. V  n6 \可否提供?谢谢!

. Y3 R) f0 @9 y# U% P4 A8 X: Z4 {( e$ N! f$ p( x+ W' ^# `
比如 对于FR-4走线,取pcb走线延迟为150ps/inch(这里取个典型值)
6 K9 V5 v) e$ g7 r/ |( {$ x7 n- }9 t. I: {  o  M7 m% I
对于具体行业,比如要求差分对相位差不超过[email=1%@1GHz]1%@1GHz[/email],
1 s/ C  |% `- W4 ]& v8 z那么就是要求走线失配小于10ps,
2 c9 N2 e5 z, u; q9 {再把这个时间换算成pcb走线就ok了
5 h4 Q# l& t$ u# |% `$ l) ~% ?6 n) m
当然各个不同行业的不同应用,相位差要求各不相同,需要查阅相关spec
" D9 N% @  o( B  x8 n0 p& N没有统一的标准的

评分

参与人数 1贡献 +5 收起 理由
libsuo + 5 感谢分享

查看全部评分

该用户从未签到

9#
发表于 2008-9-20 09:47 | 只看该作者
jog out

该用户从未签到

10#
 楼主| 发表于 2008-9-21 16:27 | 只看该作者
原帖由 yadog 于 2008-9-19 16:15 发表 % _* r/ p1 w8 c# m5 r5 S

# w2 W9 `! C; n
$ ?: Z" p0 w9 o/ U+ Z比如 对于FR-4走线,取pcb走线延迟为150ps/inch(这里取个典型值)" A4 z$ M  u1 `$ G6 k& L! j

1 z  N/ {3 ]0 n+ r对于具体行业,比如要求差分对相位差不超过1%@1GHz,, ]9 G/ u1 n" U$ O$ r" Q
那么就是要求走线失配小于10ps,- U. L0 c1 W3 l: g5 O% K5 Q
再把这个时间换算成pcb走线就ok了
' B, E4 a" M0 W& w5 s3 a5 @2 E: A5 q" W: ~$ j/ [2 Z
当然各个不同 ...

! p( W  h% x" {
# s# X- W' L: u! W2 h/ c谢谢您的回答,受教了,谢谢!

该用户从未签到

11#
发表于 2008-9-21 23:00 | 只看该作者
其实主要还是看时序上面会不会有大的变化!

该用户从未签到

12#
发表于 2008-11-26 20:22 | 只看该作者
我也看了很多资料,同意12#楼的说法.

该用户从未签到

13#
发表于 2008-12-28 10:40 | 只看该作者
学习学习

该用户从未签到

14#
发表于 2008-12-28 14:21 | 只看该作者
等长与否直接影响到了共模分量成分的大小
% w2 A8 l  l0 Q间距问题引起耦合程度的变化进而影响阻抗连续性

该用户从未签到

15#
发表于 2009-1-5 15:10 | 只看该作者
在无法满足既走等长又等距的情况下,建议优选走等长,在考虑等间距
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 20:12 , Processed in 0.171875 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表