找回密码
 注册
关于网站域名变更的通知
查看: 1429|回复: 9
打印 上一主题 下一主题

单片机的高阻态到底是个什么状态?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-4-21 09:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
单片机的高阻态到底是个什么状态?一直不是很理解。。
0 E+ h4 G7 }- @! s

该用户从未签到

2#
发表于 2015-4-21 15:35 | 只看该作者
你就看成是断开了就行。

该用户从未签到

3#
 楼主| 发表于 2015-4-21 21:07 | 只看该作者
技术流 发表于 2015-4-21 15:35
1 j  e; c2 t1 o- g! C/ Q2 s8 K你就看成是断开了就行。

" ]" x+ d, x6 F/ y4 L, S, ^8 ]/ l  z: v5 Y

该用户从未签到

4#
发表于 2015-4-22 09:41 | 只看该作者
MOS管的GATE脚悬空
  • TA的每日心情

    2019-11-20 15:36
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2015-5-12 17:12 | 只看该作者
    就是悬空,不上拉也不下拉

    该用户从未签到

    6#
    发表于 2015-5-14 11:42 | 只看该作者
    打开数字电路书看看高阻态
    : O- |% {& f2 \8 ~好像 文字也说明的很明显了  高阻

    该用户从未签到

    7#
    发表于 2015-7-30 19:55 | 只看该作者
    相当于断开

    该用户从未签到

    8#
    发表于 2015-7-31 12:40 | 只看该作者
    电路常识性概念之——三态门与高阻态的概念及应用1 t: \5 L+ Z( i$ U
    2013-06-26 10:54 来源:电源网 作者:兔子/ v2 c- e, K; d5 c. V
    我们都知道,三态门是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。三态门都有一个EN控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态门。
    8 Z% r6 `! v0 F  {+ g/ p+ ?$ `+ Q- [2 |0 w
    计算机里面用1和0表示是,非两种逻辑,但是有时候这是不够的。比如说,他不够富有但是他也不一定穷啊;她不漂亮但也不一定丑啊,处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。高阻态的重要作用之一就是I/O(输入/输出)口在输入时读入外部电平用。
    5 o# Y8 u1 S8 ]/ ^/ M
    8 M! b, G0 Z% e7 T* h  `9 F" C高阻态相当于该门和它连接的电路处于断开的状态。(因为实际电路中你不可能去断开它,所以设置这样一个状态使它处于断开状态)。三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。
    - m8 ~+ ?# k1 q3 e+ ~$ e* N1 u7 Y, e+ `- E# |6 J
    如果你的设备端口要挂在一个总线上,必须通过三态缓冲器。因为在一个总线上同时只能有一个端口作输出,这时其他端口必须在高阻态,同时可以输入这个输出端口的数据。所以你还需要有总线控制管理,访问到哪个端口,那个端口的三态缓冲器才可以转入输出状态,这是典型的三态门应用。 如果在线上没有两个以上的输出设备, 当然用不到三态门,而线或逻辑又另当别论了。
      h' r. ]* x3 ~4 X" {$ X4 }
    % ?, P, |9 Z# J高阻态这是一个数字电路里常见的述语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。5 m; L$ B( a1 {$ Y- H% i9 R1 Y0 w
    0 D5 L* ~4 W7 r9 m4 R# X1 t3 ?
    1
    / G: x! c; _) v, @; _6 p) z
      w; w! a8 H8 t高阻态的实质:电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几是一样的。(当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 )
    - s; c( @$ @( _" U, t1 j. U$ f( O  |* @5 P  P
    典型应用:
    & x) L. K$ Q* J% v0 k" E
    + T. L0 f, s  f* A6 H1 i, F1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线(放弃对总线的使用),以方便其他设备获得总线的使用权。9 J) o0 V: C, i" a( ^4 e
    % B; a6 V/ V& E; U1 Q3 Z
    2、大部分单片机I/O使用时都可以设置为高阻输入,如陵阳,AVR等等。高阻输入(类似于CMOS输入阻抗)可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
    ! q0 v% }5 S1 x
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 00:10 , Processed in 0.156250 second(s), 22 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表