找回密码
 注册
关于网站域名变更的通知

画的FPGA板 12层板 电源种类太多 菜鸟表示伤不起

查看数: 7108 | 评论数: 35 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2013-9-16 11:54

正文摘要:

电源三十几十中  电源层3层 表示实在分割不了 9 Y8 P) X6 L* L/ g1 G& ]呈上brd文件  希望过来人点拨  电源都在板子的右边 从上到下  4个电源芯片! m: }4 K1 I: h4 w! g5 ...

回复

一杯清茶 发表于 2013-9-20 01:59
电源你要根据主次来区别处理,主电源要留有足够的通路以保证载流量,比较小的电源可以用导线来处理,我们一般以40mil过1A(1Oz铜厚)来衡量,但是如果可以,还应该留些余量。另外,尽可能保持电源通路的顺畅,不要来回绕,这需要合理的布局布线,同时这二者也是相互影响的。再次,电源的输出端要尽量靠近用电端,减少中间布线长度。至于电源层的分割,还是要先保证主要的电源,一些次要的比较小的电源可以分布在信号层,当然也包括表层。
tcejtps 发表于 2013-11-24 00:00
本帖最后由 tcejtps 于 2013-11-24 00:05 编辑 + H# Y& |* L2 d" Y% s! q: o, ?: u
: s) b# z* K9 A) U
不是所有电源都要负片处理,压降能满足,还是保证平面完整性吧,12层板硬生生的做成了4层板的风格
- j" e3 D/ |% X. T) [$ V+ ZSFP笼子有没放反?需要开口朝板内?
# ?6 f7 ^0 l* c  H2 C5 P9 g层叠是不是随意设的?阻抗有没算过?建议提前与厂家联系' {3 P0 J/ N' O" ?! [: L/ f1 E
所有走线,能走带状线,就不要在表层处理
1 I$ m! F' a* R; b  d6 u  s盘中孔做POFV也是要加钱的+ \) t/ `6 e, S# u) ]1 Y$ w2 R# X
这个板子真的真的真的需要12层?; L7 h7 E' o8 X% X
功耗也不算,直接全上DC-DC?
, r7 V7 J' ?6 u( ], M+ b你们导师是个大土豪,好好抱紧大腿 :)
xianrui1989 发表于 2013-12-27 21:29
when90 发表于 2013-9-16 14:06
6 i+ ^8 b2 Y+ B' J- L* \就是电源间布线?

! j, S: I- c0 z7 F6 u2 k  m$ m你是哪个学校的啊?哈工大深圳研究院的吗?- f" r) Z+ J& c3 y9 ^! ^
when90 发表于 2013-11-23 20:02
余波和尚 发表于 2013-10-27 21:484 ^( L6 e# S7 z& }1 Z* h
亲,感觉你做的这个板子相当有问题的啊!!!!
5 @3 b6 `& ]  K
第一次画  希望大家多给些意见
when90 发表于 2013-11-23 20:01
逍遥娃 发表于 2013-9-25 09:525 B! e$ r, R! D- E" Z( L5 N2 ?) d
你这板子上很多差分信号做得不好。没有遵循信号完整性的规范.你电源铺得再好也没有用.
& |* ^- }( v% Y5 J0 u# O
这些差分信号该怎么处理才好呢 求指教
余波和尚 发表于 2013-10-27 21:48
亲,感觉你做的这个板子相当有问题的啊!!!!
seawolf1939 发表于 2013-10-25 16:29
这导师可以的,好好珍惜机会。。。我搞FPGA练手还要自掏腰包
ych634227759 发表于 2013-10-25 15:37
when90 发表于 2013-9-16 14:011 S8 H9 q1 F" I
不是公司   是导师给的
/ @' y) }3 G# l/ e+ O5 i3 `& ]% V8 D
求结识,QQ:634227759
when90 发表于 2013-9-25 14:25
逍遥娃 发表于 2013-9-25 09:52
$ w7 t+ u* |6 t你这板子上很多差分信号做得不好。没有遵循信号完整性的规范.你电源铺得再好也没有用.
. Y: E# @/ M, x/ Z6 _
哦  其实我知道的不是很多 谢谢你指出来  你画出来的是pcie 差分线的问题 不知道你指的是什么问题呢 详细说下 我修改修改 谢谢了
逍遥娃 发表于 2013-9-25 09:52
你这板子上很多差分信号做得不好。没有遵循信号完整性的规范.你电源铺得再好也没有用.

1.jpg (38.7 KB, 下载次数: 8)

1.jpg
武紫旭 发表于 2013-9-23 21:28
when90 发表于 2013-9-23 10:55  n: k; Z! t; V4 F2 a. I
其实是说的芯片功耗 我自己都不知道
8 w, t1 o) j1 G: M  R7 m
我晕、好吧,加油哈!
when90 发表于 2013-9-23 20:26
hzhz20054758 发表于 2013-9-23 20:18+ t9 n9 w9 \4 s1 D7 m
1、4个DC-DC电源,不要用finout,要参考芯片spec,输出输出还有地都要铺铜
6 Q2 ?9 [' j1 b- N! L2、4个电源模块为什么不整齐摆 ...
/ e3 F4 r- U9 ?3 f# G. C& B
谢谢你说的这么详细
hzhz20054758 发表于 2013-9-23 20:18
1、4个DC-DC电源,不要用finout,要参考芯片spec,输出输出还有地都要铺铜
) U: I7 u' H" b2、4个电源模块为什么不整齐摆放?
7 i$ M! ], D; P3、要分清FPGA主要电源种类,core电源,IO电源等,core电源最靠近fpga,小幅值电源靠近FPGA$ ^, J# T2 T- C1 U0 U, x& W* l# T
4、从DC-DC出来的电源严禁走细线,铺铜越大越小(防止压降损耗,地弹等): ]7 e! |4 O7 E, A1 T2 X4 W
5、注意电源层分布,不要两层电源层相邻
) M3 |, T3 E8 B4 i1 y% n# }$ g6、PLL,GXB等走线要注意,可以走在走线层
when90 发表于 2013-9-23 10:55
武紫旭 发表于 2013-9-22 21:51
( m6 E( ]0 L' J% S芯片的功耗,各电源的电流值 你啥都不给,只给个板子,没意义,有些小电源都是用走线层解决的,像core等关 ...

1 O* s1 m. X5 G  S4 j& L* y其实是说的芯片功耗 我自己都不知道{:soso_e117:}
武紫旭 发表于 2013-9-22 21:51
芯片的功耗,各电源的电流值 你啥都不给,只给个板子,没意义,有些小电源都是用走线层解决的,像core等关键电源才在负片层普电源的,,,
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 23:23 , Processed in 0.203125 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表